急求74ls192设计59位加法计数器,从0加到58!电路图

作者&投稿:容苛 (若有异议请与网页底部的电邮联系)
用74161怎样设计一个十进制计数器电路???~

十进制数转换为二进制数时,由于整数和小数的转换方法不同,所以先将十进制数的整数部分和小数部分分别转换后,再加以合并。RCO =ET•QA•QB•QC•QD是进位输出端。


十进制整数转换为二进制整数 十进制整数转换为二进制整数采用"除2取余,逆序排列"法。具体做法是:
用2去除十进制整数,可以得到一个商和余数;再用2去除商,又会得到一个商和余数,如此进行,直到商为零时为止,然后把先得到的余数作为二进制数的低位有效位,后得到的余数作为二进制数的高位有效位,依次排列起来。
扩展资料:
所周知,计算机内部使用二进制表示数,二进制与十进制的转换是比较复杂的。比如要让计算机计算50+50,那么首先要把十进制的50转换成二进制的“50”——110010,这个过程要做多次除法,而计算机对于除法的计算是最慢的。
把十进制的50转换成二进制的110010还不算完,计算出结果1100100之后还要再转换成十进制数100,这是一个做乘法的过程,对计算机来说虽然比除法简单,但计算速度也不快。本来一步完成的事,却白白浪费了好多步骤,究其原因,就是人们使用的十进制不适应现代化信息设备,不是最佳信息计数法。
参考资料来源:百度百科-十进制

1、74LS192是可预置的十进制同步加/减计数器,计数器初始状态与减法还是加法无关。
2、计数器有清零引脚MR,清零后,不论出于加减状态,计数器输出均为0。
3、计数器还具有加载功能,加载后,计数器不论原先是什么值,输出为加载值。
4、不进行清零和加载操作,计数器一直循环计数,无所谓从哪里开始。
5、减法计数时,0变9时,借位输出有效,从这个角度讲,可以认为从9开始,就如加计数是9变0时进位,可以认为从0开始。

需要两个74ls192芯片构成,
个位计数器计数脉冲从5脚输入,进位12脚输出,作为十位计数器计数脉冲,即连接到5脚;
如果不加限制,则此电路,就构成一个0--100的计数器;
另外加个四与门(或四与非门+非门),根据限定条件:
个位计数器输出 8 =1000=Q3,(或是 9=1001=Q0*Q3),十位计数器输出 5 =0101=Q0*Q2,因此将所说的Q0、Q2、Q3相与,其输出接两个芯片的14脚(MR),作为复位信号,高电平有效。


74ls192译码器内部电路逻辑图功能表简单应用
74LS192是双时钟方式的十进制可逆计数器。(bcd,二进制)。◆ CPU为加计数时钟输入端,CPD为减计数时钟输入端。 ◆ LD为预置输入控制端,异步预置。 ◆ CR为复位输入端,高电平有效,异步清除。 ◆ CO为进位输出:1001状态后负脉冲输出, ◆ BO为借位输出:0000状态后负脉冲输出。74ls...

急求用74LS192构成26进制的加法计数器,用Multisim 设计。
74LS192是十进制加\/减计数器,将CP脉冲接到UP端就是加法计数。利用计数到26产生复位回0。下图是proteus的仿真图,参照这个图就可以门长Multisim 画了。

74LS192的内部电路图有哪些?
1、RCO 进位输出端 2、ENP 计数控制端 3、QA-QD 输出端 ENT 计数控制端 4、CLK 时钟输入端 5、CLR 异步清零端(低电平有效)6、LOAD 同步并行置入端(低电平有效)芯片介绍:74LS192 为加减可逆十进制计数器,CPU端是加计数器时钟信号,CPD是减计数时钟信号RD=1 时无论时钟脉冲状态如何,直接...

74LS192的应用电路图?
预置数选通端可以接拨码开关,以实现预置数的设置;用开关控制预置数选通端的选通状态,开关闭合时预置数选通端为低电平,选通端有效,预置数送到输出端;开关断开时预置数选通端为高电平,选通端无效,不能将预置数送到输出端由两个74LS192级联构成两位十进制计数器的电路如下图所示。

用74LS192构成十进制加法计数器
主要是用74LS283芯片和74LS86芯片通过拨码开关来控制高低电平作为二进制的0和1,用普通led灯来展现高低电平状态,高电平则灯亮,低电平则灯灭,通过2位的拨码开关来实现加法器和减法器的转换,经过两组芯片后电流通过led,led灯亮,则表示为1,如果灯灭,则表示为0。另外设计一个电源电路,将9v的...

multisim74ls192是什么管?
multisim74ls192在数字时钟电路中,分与秒的计数电路是分别由两个74LS192D组成。74LS192的load端是并行置数端,低电平有效,当此端子接低电平时,192计数器会将ABCD四个输入端的数据送至192的四个输出端QA~QD,例如ABCD为0011,给load端施加一低电平时,则192的四个输出端QA~QD就变为了0011。multis...

急求用74LS192芯片构成23进制电路图,采纳送50分,决不食言,数电实践课用...
终于弄好了(仿真用了很长时间)。。。如图示。鉴于74192是异步置零 异步置数上升沿触发 高电平置零(看得见吧 看不见的话我发给你) 解释:两个芯片串联 使用总体置零法 从0000 0000 到0010 0011 共二十三总状态 从Vout输出进位。 具体不知你那有什么要求 再联系我吧 不行再设计...

用74LS192芯片构成30秒倒计时电路图是什么?
用74LS192芯片构成30秒倒计时电路图如下所示:采用74LS192芯片作为计数器,也是同步的加减计数器,其具有清除和置数的功能。选择两片74LS192作为分别作为30的十位和个位。本电路图中将作为十位的计数器输入端置为0011而将个位的输入端置为0000。将两片74LS192的置数端连出来与开关B相连,开关B控制置...

74ls192怎么用开关实现手动控制计数器的加减?求电路图
74LS192加\/减计数器各用时钟信号,手动控制就用一个单刀双掷开关选择加\/减时钟信号就行了。下面是仿真图,数码管是用来显示仿真效果的,你可以不用画。加法计数状态,K1选择加法时钟信号端UP。减法计数状态。请及时采纳。

Multisim的74LS192功能表
74LS192芯片是一个具有双计数功能的芯片,既可以做加计数,也可以做减计数。1、A、B、C、D 置数输入端,管脚悬空相当于接低电平“0”;2、Qa、Qb、Qc、Qd 数字信号输出端 3、~BO借位信号输出端 4、~CO 进位信号输出 5、~Load 置数端,低电平有效 6、DOWN 减计数时钟信号输入...

毕节地区18522649898: 用74LS192构成的二十一进制加法计数器怎么设计 -
崔初尔安: 要用两片74LS192构成二十一进制加法计数器,只要改制为21进制即可.采用反馈清0法,当计数到21时产生复位清0信号,加到两片计数器的MR端即可,使计数器回0.

毕节地区18522649898: 请问,如何用74ls192做18进制加法计数器 -
崔初尔安: 加法计数的输出都是2分频关系 时钟是1Hz,则第一个输出Q0为时钟的2分频,为2Hz,所以低电平为1秒 第二个输出Q1为前一个的2分频,为4Hz,低电平为2秒 依此类推: Q3为8Hz,低电平为4秒 Q4为16Hz,低电平为8秒 就能回答得上这一道题,望采纳

毕节地区18522649898: 用74ls192构成26进制的加法计数器 -
崔初尔安: 这个联级可以用低位芯片的进位端或者借位端来相连,借位或者进位端的作为高位的CP信号就可以了,至于30进制,可以在第二个芯片上面用与非门控制它的清零端或者置数端就可以.

毕节地区18522649898: 74ls192的功能表及管脚功能?急求!!!! -
崔初尔安: 74LS192是属8421BCD码的十进制计数器,其功能真值表如表4所示.其中MR是异步清零端,高电平有效.PL(———)是并行置数端,低电平有效,且在MR=0有效.CPU和CPu是两个时钟脉冲,当CPd=1,时钟脉冲由CPU端接入.并且MR=0...

毕节地区18522649898: Proteus怎么用74LS192做60进制的加法计数器 -
崔初尔安: 如下图:

毕节地区18522649898: 用74ls161 74lvc192 74lvc190设计一个100进制的加法器 -
崔初尔安: 用74LS160集成块设计一模为8,开机能自动清零的计数器,计术规则按:2,4这个比较困难,160输出为8421码,从0到9.按照你的要求后面需要接许多逻辑门

毕节地区18522649898: 怎样利用74LS192做成19进制的加法计数器呢 -
崔初尔安: 你好: 计数到18之后再加一次就变为了0. 如果是这样的图回复我,我给你DSN图. 希望我的回答能帮助到你.

毕节地区18522649898: 利用74LS192构建三十进制计数器 -
崔初尔安: 如果是加法器~则信号加载在UP端,若是从零开始,则A,B,C,D,不需要预置,因为当元件自由运行时,输出是从0000~1001;若是从非零开始,则需要通过LD端子预置A,B,C,D的值.假如是从2-6的7进制计数,即0010-0110,此时只要将中间俩个端子用与门连接,并反馈到LD端子,此时A,B,C,D应该接0010,.

毕节地区18522649898: 对于74ls192,当选用加法计数时,时钟脉冲应接到哪个引脚 -
崔初尔安: 74ls192当选用加法计数时,时钟脉冲应接到第5脚.

毕节地区18522649898: multisim仿真遇到问题了,两个芯片,左边的有显示,正常十LS进制计数,右边74LS192一直为0,求解!!! -
崔初尔安: 74LS192是加/减计数器,你的接法是做减法计数器,正常情况下,你的接法是可以计数的.那检查这种毛病的方法是:首先确定是否为74LS192问题,可以接成加法计数器方式,看能否计数.就Multisim 软件做仿真,经常会有人来提问,一些电路会出现莫名其妙的现象,看来,multisim 软件还是有很多的BUG,比proteus 差远了.见下图,是用proteus 画的74LS192的减法计数器,可以正常计数器的,也说明了是multisim的毛病.解决办法,一是,换一个加/减计数器,74168,如下图.二是,用74168也不行,那就安装proteus 吧.

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网