74LS161的十进制计数器

作者&投稿:陟谦 (若有异议请与网页底部的电邮联系)
急求用74ls161和00芯片设计的十进制计数器电路图(标好管脚的)!!!!!!!明天考试,急需!!!!~


蛮简单的,图不知道有没有上传成功。CT即EP,ET都是计数时能端,都接高电平。CP为计数输入端。LD为预置使能端,这里不用,置高电平。QA,QB,QC.QD为输出端。十进制即为从0-9九种状态。RD是异步清零端,就是任何时候当RD为0时,QA,QB.QC.QD回到0重新开始计数。故让计数到10的时候,QD,QC,QB,QA为1010时,让RD为0 ,于是用一个与非门。当到1010时,经与非门后送到RD,清零。重新开始计数。

参考一下74LS161芯片的引脚定义,置零端就是低有效哦。函数R(D)'=(Q(3)Q(1))'是为了与实际芯片对应。

参考74LS161芯片的引脚定义是低端的零有效哦。的函数R(D)=(与Q(3)Q(1))是对应于实际芯片的顺序。

ls161的11脚(q3)和13脚(q1)接到ls20的其中一个与非门的两个输入端,ls20是双4输入与非门,也就是一个与非门有四个输入端,所以另外两个输入端应该接高电平,然后把这个与非门的输出端接到ls161的cr非端(1脚)。输出就是一个十进制计数器了,计到10会自动清零。

参考74LS161芯片的管脚定义的低端零有效哦。的函数R(D)=(与Q(3)Q(1))中的顺序相对应的实际的芯片。


74LS161如何设计十进制计数器?
首先,要用74LS161设计十二进制计数器,需要将74LS161配置为十二进制(或称为十二进制模)计数模式,并连接适当的反馈线以在计数达到12时复位计数器。下面进行详细 1. 了解74LS161:74LS161是一个4位同步二进制计数器,具有异步清除和同步使能输入。它可以配置为模16(0到15)的计数器。为了将其转换...

怎样用74ls161等芯片实现如 9 8 7 6 5 4 3 2 1 0 9 8 7...的计数阿...
74LS161为异步清零,同步置数。这是个十进制计数器,你画状态图为0000-0001-0010-0011-0100-0101-0110-0111-1000-1001-1010-1011-1100-1101-1110-1111一共十六个状态,如果用反馈置数法,选取其中任意连续的10个状态,比如从0000-1001,那么就是指最高状态是1001,之后就得回到0000这个状态,你设置...

两片74ls161练成60进制,电路图!!!感谢
1、ls161是四位二进制计数,所以,首先个位要改成十进制计数器,并产生进位信号,向十位进位。十位利用6产生复位信号,将十位复位就行了。仿真图,即是逻辑图如下,这是最大数59时的截图。2、用74ls161设计60进制计数器,看你的原理图,是二进制的60进制计数器。假如是要求按十进制数计数,这样...

数字电路设计 用两块74ls161设计十八进制计数器 一块设计成十进制 一块...
ls161是二进制计数模式,18进制计数器即0到17,异步计数器就是当第一个ls161(个位)输出=0001(1)第二个(十位)输出=0001(16)时停止,即Q1A和Q2A同时1的时态接到合适门电路就可以将计数重置或停止。

如何用74LS161芯片构成60进制计数器
两片74ls161练成60进制,电路图!!!感谢两片74ls161练成60进制,电路图!!!感谢1、ls161是四位二进制计数,所以,首先个位要改成十进制计数器,并产生进位信号,向十位进位。十位利用6产生复位信号,将十位复位就行了。仿真图,即是逻辑图如下,这是最大数59时的截图。2、用74ls161设计60进制...

74LS160芯片的介绍?要详细。
每10个脉冲一个循环,也就是第10个脉冲到来时,由“1001”变为“0000”,就实现了“逢十进一” ,同时产生一个进位信号。74LS160是集成同步十进制计数器,它是按8421BCD码进行加法计数的, 74LS160的引脚图、逻辑功能与74LS161相同,只是计数状态是按照十进制加法规律来计数的,因此不再重 述。

数字电路问题 设计十进制计数器 急求
也即在Q=1010的时候,让芯片快速切换至0状态,这样就避免了10~15的计数状态。可以选用2个非门和1个4输入与非门来实现逻辑的切换。译码器捕捉到1010时,快速重置芯片至0000。实现方法为异步重置。当然也可以用同步加载状态方法,原理类似,这里不再赘述。综上,74LS161十进制计数器的原理图如下:(利用...

同步二进制计数器74LS161功能表如下表所示,试分析下图为几进制计数器...
这是一个十进制计数器。分析如下:由电路图可以看出,74LS161具有同步置数和计数两种功能。当输出端Q₃Q₂Q₁Qⅽ=1001时,通过与非门使LD'=0,74161进入同步置数阶段,到下一个CP上升沿来到时,置数端信号0000出现在输出端,这时LD'=1,74161进入计数阶段,下一个状态就...

求74LS116的引脚图及功能介绍
1、LS161是常用的四位二进制可预置的同步加法计数器,他可以灵活的运用在各种数字电路,以及单片机系统种实现分频器等很多重要的功能。2、LS160是同步置数、异步清0十进制计数器,各个管脚分别用于复位,置数,输入时钟,输出信号等。3、LS112112是2JK触发器,第一引脚是第一个触发器的时钟脉冲CP1,2...

计算器如何实现十进制到二十四进制的转换?
首先把个位的74LS161改成十进制计数器并产生进位信号,向十位计数器进位。再利用24产生复位信号,使十位和个位计数器复位回0,实现24进制计数。最大数是23,逻辑图即仿真图如下所示。

德兴市18226196689: 怎样用74ls161组成十进制计数器?用CO端能不能进位的?想用几个74LS161组成个计数器,要2种方法~~ -
姬奇优力: 直接用74LS160,74LS160为十进制计数器.如果用74LS161为十六进制计数器需用置零法或者用置数法就可以了.

德兴市18226196689: 利用74ls161构成一个十一进制计数器 -
姬奇优力: LS161的11脚(Q3)和13脚(Q1)接到LS20的其中一个与非门的两个输入端,LS20是双4输入与非门,也就是一个与非门有四个输入端,所以另外两个输入端应该接高电平,然后把这个与非门的输出端接到LS161的CR非端(1脚).输出就是一个十进制计数器了,计到10会自动清零.

德兴市18226196689: 急求,用74LS161和74LS00设计十进制计数器 明天要考试了.求 -
姬奇优力: 要用74LS161和74LS00设计十进制计数器,可采用反馈清零法.因74LS161是16进制计数器,当计数到十,即Q3Q2Q1Q0=1010时,将Q3,Q1接到一个与非门74LS00,产生一个复位信号,加到复位端MR,使计数器回0,实现改制.但1010状态只出现一瞬间,宏观上看不到.逻辑图如下.去掉数码管,如下图

德兴市18226196689: 74LS161构成35进制计数器 -
姬奇优力: 用两片74LS161芯片,一片控制个位,为十进制;另一片控制十位,为六进制.利用74LS161本身的控制端(完成十进制,在达到1001(即十进制的九)时,给第二个芯片一个脉冲使第二个芯片计数加一,同时第一片清零,这样反复,直到第二片达到0110时第二片自身清零,这样完成一次60的计数,且回到初态,两片74LS161全部清零,继续重复计数.

德兴市18226196689: 能用74LS161置7做出十进制计数器吗 -
姬奇优力: 可以 用0置7 由于161是同步置数 之后的状态是7、8、9、10、11、12、13、14、15、0 刚好10个状态 来张草图

德兴市18226196689: 74LS161是一个十进制计数器 - 上学吧普法考试
姬奇优力: 74LS161是十六进制的计数器,用导步置零法改成十进制计数器,它的改制电路应该是利用计数到10,即Q3Q2Q1Q0=1010时,取Q3Q1=11接到与非门上输出置零信号CR.所以6个无效状态中,只要是Q3Q1=11,就会立即回0,而1100,1101中只有Q3为1,并不会立即回0,则按原计数规律继续计数,计到1110,就可回0了.

德兴市18226196689: 实验中能否用74LS161的进位输出信号C作为十进制计数器的进位输出信号?为什么? -
姬奇优力: 74LS161是二进制同步计数器,进位输出信号C是在QA,QB,QC,QD都是高电平时C高电平.下一计数脉冲上升沿,都变为低电平.此时数据为1111,而十进制最高数据为1001.要是拿74LS161的进位输出信号C作为十进制计数器的进位输出信号,肯定是错了.

德兴市18226196689: 利用74LS161实现25进制 -
姬奇优力: 因为74LS161是四位二进制计数器,所以,先把个位的74LS161改成十进制计数器,再利用反馈清零法改成25进制计数器,逻辑图如下

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网