用74LS390设计M=24计数器

作者&投稿:邴伦 (若有异议请与网页底部的电邮联系)
用74ls390及与非门设计一个M=24的计数器~

呵呵,新手,注册的,不能上传图片,就给你说说吧:
如果利用74160来做的话,可以这样考虑,24=2*10+4,利用2片74160做,第一片使能端接高,第二片使能端接第一片的进位端,两片d0~d3都接地,然后利用一个与非门,第一片(0100)与第二片(0010)构成即可。
对于74161,它为16进制计数器,24=16*1+8,第一片为16进制,当第二片计数到8(此时8为暂态)时,利用与非门,输入到清零端就可以了(因为24计数器从00到23就可以了)……

74LS390是双十进制 计数器。可以使用反馈复位法将一个十进制计数器 改造成8进制计数器;只要将QD与CL连接,就可以构成8进制;同样,也可以使用反馈复位法将2个十进制计数器 改造成16进制或24进制计数器;只要利用LS00在计数器的输出分别为16或24时输出复位高电平使计数器复位归零就可以实现 16或24进制计数。

这种双单片电路有八个主从触发器和附加门,以构成两个独立的4位计数器,可以实现等于2分频、5分频乃至100分频的任何累加倍数的周期长度。当连成二一五进制计数器时,可以用独立的2分频电路在最后输出级形成对称波形(矩形波)。

每个计数器又有一个清除输入和一个时钟输入。由于每个计数级都有并行输出,所以系统定时信号可以获得输入计数频率的任何因子。

扩展资料:

注意事项:

1、当给该仪器通电后,应预热一定的时间,晶振频率的稳定度才可达到规定的指标,对E312A型通用电子计数器预热约2h。使用时应注意,如果不要求精确的测量,预热时间可适当缩短。

2、被测信号送入时,应注意电压的大小不得超过规定的范围,否则容易损坏仪器。

3、仪器使用时要注意周围环境的影响,附近不应有强磁场、电场干扰,仪器不应受到强烈的振动。

4、数字式测量仪器在测量的过程中,由于闸门的打开时刻与送入的第-个计数脉冲在时间的对应关系上是随机的,所以测量结果中不可避免地存在着±1个字的测量误差,现象是显示的最末一位数字有跳动。

参考资料来源:百度百科-计数器



数字电路实验考试参考题目

1. 请采用两种方法(分别用与非门器件和数据选择器)设计一个三人表决器。

2. 请采用两种方法(分别用与非门器件和数据选择器)设计一个四人表决器。

3. 采用数据选择器(74LS151)设计完成下列逻辑函数:

F1= BC+A D+B D+AC ;

F2=ABC+BCD+ACD+ABD

4. 利用JK触发器设计一个异步四进制计数器(可采用74LS73),并用示波器观测电路输入、输出波形。

5. 设计一个模21的计数器(可采用74LS390或74LS192等),用发光二极管观察并记录电路的所有有效计数状态。

6. 设计一个模22的计数器(可采用74LS390或74LS192等),用发光二极管观察并记录电路的所有有效计数状态。

7. 设计一个模23的计数器(可采用74LS390或74LS192等),用发光二极管观察并记录电路的所有有效计数状态。

8. 设计一个模24的计数器(可采用74LS390或74LS192等),用发光二极管观察并记录电路的所有有效计数状态。

9. 设计一个模25的计数器(可采用74LS390或74LS192等),用发光二极管观察并记录电路的所有有效计数状态。

10. 设计一个模20的计数器(可采用74LS390或74LS192等),用发光二极管观察电路的所有有效计数状态;并用示波器观测计数器的输入输出端波形。

11. 采用移位寄存器设计一个具有自启动功能的四位环形计数器,记录电路所有状态(包括由偏离态进入有效循环的过程),并画出状态转移图。

12. 设计一个具有自启动功能的、有效状态分别为1000,0100,0010,0001的四位右移环形计数器。

13. 设计一个具有自启动功能的、有效状态分别为0001,0010,0100,1000的四位左移环形计数器。

14. 设计一个具有自启动功能的、有效状态分别为1110,1101,1011,0111的四位左移环形计数器。

15. 设计一个具有自启动功能的、有效状态分别为1110,0111,1011,1101的四位右移环形计数器。

16. 设计一个具有自启动功能的、有效状态分别为1100,1001,0011,0110的四位左移环形计数器。

17. 设计一个具有自启动功能的、有效状态分别为1100,0110,0011,1001的四位右移环形计数器。

18. 采用2MHZ的晶体振荡器、与非门、电阻等器件设计一个晶体稳频多谐振荡电路,经分频后,电路输出脉冲信号频率为1MHZ。

19. 采用555定时器设计电路,要求输出一个频率为1KHZ的脉冲信号,并用示波器观测电路输出波形。

20. 采用大规模集成存储器、编程器、计数器等元件和设备,设计完成一个八路彩灯控制电路。

电路我帮你连接好了,你照着连接就行,下面是仿真波形,有问题联系我,就不陪你一起去了。呵呵



上午一班做过,下午他们没课。


用74ls390设计任意进制的方法和步骤
答案:用74LS390设计任意进制的方法是通过配置该器件的输入输出实现不同进制的计数和译码。具体步骤如下:设计步骤:1. 了解74LS390的功能特性。74LS390是一个双4选1数据选择器\/多路选择器,它具有两个独立的2位输入地址,以及两个独立的数据输入。了解其如何根据地址输入选择数据输入是非常重要的第一...

用74LS390设计M=24计数器
这种双单片电路有八个主从触发器和附加门,以构成两个独立的4位计数器,可以实现等于2分频、5分频乃至100分频的任何累加倍数的周期长度。当连成二一五进制计数器时,可以用独立的2分频电路在最后输出级形成对称波形(矩形波)。每个计数器又有一个清除输入和一个时钟输入。由于每个计数级都有并行输出,所...

怎样用用74LS390和LS00设计模8、16和24计数器?
74LS390是双十进制 计数器。可以使用反馈复位法将一个十进制计数器 改造成8进制计数器;只要将QD与CL连接,就可以构成8进制;同样,也可以使用反馈复位法将2个十进制计数器 改造成16进制或24进制计数器;只要利用LS00在计数器的输出分别为16或24时输出复位高电平使计数器复位归零就可以实现 16或24...

用74ls390构成一个六进制数时两个时钟脉冲怎么接
可以通过以下步骤接:1、将74ls390的两个计数器分别用作个位和十位,个位计数器的输入端INA接时钟信号,十位计数器的输入端INA接个位计数器的输出端QD。2、将个位计数器的输出端QD、QB、QA分别接到一个与非门的三个输入端,与非门的输出端接到个位计数器的清零端CLR。3、将十位计数器的输出端QD...

如何用74ls390设计一个50进制计数器
第一片74LS90采用10进制计数模式,clka是时钟信号输入端(下降沿有效),Q3、Q2、Q1、Q0是输出8421BCD码,计数值由0(0000)到9(1001)。第二片采用5进制计数模式,clkb是时钟输入(下降沿有效),Q3、Q2、Q1是输出(Q0可以不接),计数值由0(Q3Q2Q1:000)到4(Q3Q2Q1:100)。下图中4072...

74ls390设计40进制计数器
74LS390是二-五进制计数器,用低三位输出就是8进制 1.加法计数器的进制从二进制到十六进制可变。2.Q0~Q3为输出,Q3为高位,CP为计数脉冲输入,EN是使能端,低电平有效,进制由M0~M3控制,当取值为0000时,计数器复位;取值为0001时,计数器为二进制计数;取值为0010。

74ls390的优缺点
74LS390是一种TTL(Transistor-TransistorLogic)系列的分频器,主要用于数字信号的频率分频和计数。其优点和缺点如下。1、优点,极高的工作速度、稳定性好、简单易用。2、缺点,功耗大、输出受限、散热问题。

74ls390计数器的优点
1、高速:74LS390芯片具有较高的工作速度,可以在短时间内完成计数操作。2、双向计数:74LS390芯片可以实现双向计数,即可以向上计数,也可以向下计数,具有更为灵活的计数方式。3、低功耗:74LS390芯片采用低功耗技术,能够在低电压下正常工作,有利于降低功耗和延长电池寿命。

74ls390工作原理
原理如下。1、局部性原理:某一个时段集中访问某些指令或某一时段集中的读取某些空间数据的特性。2、时间性原理:刚刚访问完的指令再次访问。3、空间性原理:访问一个空间后立即访问临近空间。

proteus计数器元件名称
该计算器元件名称是74LS390。Proteus中的计数器元件名称是74LS390。74LS390是一个双十进制计数器,具有两个独立的非同步二进制(十进制)计数器,每个计数器有使能输入、异步清除和复位功能,非常适合用于计数器电路的设计。

建华区18270675198: 片选集成计数器和若干门电路构成一个二十四进制计数器 -
邗楠慰宁: 你可以用一个74LS390计数器和74LS10三输入端与非门做. LS390在用作双十进制的时候把CB引脚连到QA上,从CA输入脉冲信号就行了 把第一个十进制的1QD输出接入到第二个计数器的2CA做为它的脉冲信号.因为你是要做24嘛 在100011的时候(即23)要清零返回到000000,只需要把1QA,1QB,2QB这三个输出与起来输入到390的两个CLR端口就可以了,做的时候因为是拿与非门做,所以就先把它们三个与非,将它们的输出在再接到一个与非上去(另两个输入端接1)

建华区18270675198: 用74LS160设计一个24进制计数器,采用置数法 -
邗楠慰宁: 用74LS160设计一个24进制计数器,需要片74LS160,当计数到23时,十位为0010,个位为0011,取十位和个位中的3个为1状态的输出端,接到3输入与非门74LS10上,产生置数信号,加到两片74LS160的置数端LD上,两片的初值输入端全接地就可以了. 你的原图太小了,用来修改,不太清楚. 下图是仿真图,参考这个仿真图画也行,但是要省掉数码管,那是为了显示仿真效果的.

建华区18270675198: 有哪位高手能用两片74LS90帮忙制做一个24进制计数器
邗楠慰宁: 用两片74LS90芯片,一片控制个位,为十进制;另一片控制十位,为六进制.利用74LS90本身的两控制端(见摘要关于74LS90的注解)完成十进制,在达到1001(即十进制的九)时,给第二个芯片一个脉冲,这样反复,直到第二片达到0110...

建华区18270675198: 用两片74290接成24进制计数器,两片计数器之间为十进制 -
邗楠慰宁: 因为呢进位输出端在有进位时会输出一个高电平,没输出会一直保持低电平,这样就形成一个高脉冲,然后这个引脚连接到下一片的时钟引脚,可能这块芯片有效时钟信号是低脉冲触发,那么就需要一个反相器来将高脉冲变为低脉冲,这样进位输出变为时钟信号给了这块芯片,它就能自动计数一次,相当于前一片计数到10了.如果这块芯片时钟是高脉冲触发,那么这个进位信号就是接到下一片芯片的工作使能端,而工作使能端总是需要低电平来使能芯片工作,两块芯片都接同一个时钟信号,这样一来时钟一产生进位,第二片工作同时也接收到了时钟信号,计数一次.其实这个问题很简单,你在书上仔细看看这块芯片引脚的工作状态,就什么都明白了.希望我的回答能帮助到你.

建华区18270675198: 怎么用74LS161和与非门接24进制计数器? -
邗楠慰宁: 呵呵,新手,注册的,不能上传图片,就给你说说吧: 如果利用74160来做的话,可以这样考虑,24=2*10+4,利用2片74160做,第一片使能端接高,第二片使能端接第一片的进位端,两片D0~D3都接地,然后利用一个与非门,第一片(0100)与第二片(0010)构成即可. 对于74161,它为16进制计数器,24=16*1+8,第一片为16进制,当第二片计数到8(此时8为暂态)时,利用与非门,输入到清零端就可以了(因为24计数器从00到23就可以了)……

建华区18270675198: 急求用74ls161设计24进制计数器,有电路图更好 -
邗楠慰宁: 你好:因为是手机,电路图没法给,我可以给你个方案.74ls161是异步置数同步清零十六进制计数器,构成24进制计数器有两种方法:1.异步置数法.因为是异步,所以不用等待时钟信号就可以直接置数,构成24进制计数器的话,需要两块芯片级联,第一块计数16次后进位一次,然后第二片计数1次,当第一片计数8次与第二片计数1次后就是计数24次,此时通过门电路译出置数信号给置数端就行.2.同步清零法.原理同置数法,只是它是同步清零,需要等待时钟信号一起作用来清零,所以在第一片计数7次与第二片计数1次后就是23次计数,此时译出清零信号,然后再等待一个时钟信号,此时计数24次,又刚好完成清零.有不懂的地方随时回复我.希望我的回答能帮助到你.

建华区18270675198: 用整体置数法俩片74ls161设计二十四进制计数器 -
邗楠慰宁: #ifndef QRWIDGET_H #define QRWIDGET_H #include <QWidget> #include "qrencode.h" class QRWidget : public QWidget {Q_OBJECT public:explicit QRWidget(QWidget *parent = 0);~QRWidget();void setString(QString str);int ...

建华区18270675198: 设计24进制加法计数器 -
邗楠慰宁: 用74161做了个24进制的计数器,主要元器件为:74161(集成计数器)、7SEG-BCD(七段bcd数码显示管)、7401(与非门)、7404(与非门)、BUTTON(按钮)、NAND(与非门)、AND(与门)、RES(电阻).工作原理:没按一次BUTTON,提供一次上升沿脉冲,第一块74161计数一次,每计数到十次时,下一块74161计数一次,计数从0开始,计数到23,为二十四进制计数器,到达23后又从0开始计数. 用的是proteus仿真的,不知合你的意不? 发张截图给你看看吧!行的话就联系我,给你仿真图.

建华区18270675198: 设计一个异步八进制减法计数器74ls90 -
邗楠慰宁: 有两种方法: 1)置数法:因为是同步计数器,当译出置数信号时必须等到时钟信号上升沿到来时才能置数,但上升沿到来时计数器又向高一位计数了,所以在0111=7时译出置数信号与进位信号C,将置数信号输出端接至置数端,当上升沿到来时计数器本身被置八,但只有极短的存在时间,计数器马上被置数,进位信号变为0,只要将置数输入端D1到D4全部接地就能将计数器置为0000; 2)置零法:步骤和置数法一样,唯一不同的是,将置零信号接到置零端就ok. 74ls163是单时钟同步十六进制计数缉阀光合叱骨癸摊含揩器,附加有置零和置数功能,时钟作用在上升沿.那么,根据其功能表即可制成八进制计数器,..

建华区18270675198: 用两片同步十六进制计数器74ls161设计一个三十四进制计数器 -
邗楠慰宁: 给你个参考 Q1Q0=10----就是2,那么第二个就是 2X16,如图,合起来就是 32+2=34,此时产生复位信号即可

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网