试用3线8线译码器CT74LS138和与非门实现逻辑函数

作者&投稿:敛怎 (若有异议请与网页底部的电邮联系)
~

令74LS138的三个选通输入依次是ABC。

Y1=AC的话 列出真值表,当duABC=101或者111的时候 Y1=1。  当ABC=101时,译码器选zhi择Y5(即此时Y5输出0,其余输出1)  将Y5和Y7接到门电路的与非门即可。Y2,Y3的实现同理

Y2好像可以化简 A先跟BC取异或再跟BC取与 。A跟BC两项都取0输出才为0.   最后接法是将Y3到Y7的5个输出接入与非门。

译码是编码的逆过程,在编码时,每一种二进制代码,都赋予了特定的含义,即都表示了一个确定的信号或者对象。

把代码状态的特定含义“翻译”出来的过程叫做译码,实现译码操作的电路称为译码器。或者说,译码器是可以将输入二进制代码的状态翻译成输出信号,以表示其原来含义的电路。

扩展资料:

在所有参数的逻辑值为真时返回TRUE(真);只要有一个参数的逻辑值为假,则返回FALSE(假)。

语法表示为:AND(Logical1,logical2,…)。参数Logical1,logical2,…为待检验的1~30个逻辑表达式,它们的结论或为TRUE(真)或为FALSE(假)。参数必须是逻辑值或者包含逻辑值的数组或引用,如果数组或引用内含有文字或空白单元格,则忽略它的值。如果指定的单元格区域内包括非逻辑值,AND将返回错误值“#VALUE!”。 

参考资料来源:百度百科-逻辑函数




如何利用3线-8线译码器设计多输出逻辑电路?
Y1 = A'BC + AB'C + ABC'2. 根据化简后的函数,我们可以发现,每个输出对应两个或以上的输入组合,因此需要利用3线-8线译码器来实现输出的多路选择。3. 针对每个输出,设计实现逻辑电路。以Y0为例,我们先考虑译码器的输出线连接的哪些输入口,可以使其输出为低电平。通过观...

用3线-8线译码器74138分别设计出完成下述BCD码制转换的电路: ①8421码...
【答案】:建立各BCD码转换表,将3-8译码器扩展为4-16译码器,分别用四组最小项表达式表示出四位转换输出函数,电路附加多输入端的与非门实现。①F3=∑m(5,6,7,8,9), F2=∑m(1,2,3,4,9)F1=∑m(0,3,4,7,8), F0=∑m(0,2,4,6,8)②F3=∑m(11,12), F2=∑...

用3线-8线译码器和与非门实现下列函数F2(A,B,C)=A反与 C反+A与B反...
采用3—8线译码器,A、B、C分别为译码器的输入端,若译码器输出为低电平有效,则将译码器输出端的1,4,5,7端经一个4输入与非门即可;若译码器输出为高电平有效,则将译码器输出端的0,2,3,6端经一个4输入与非门即可。

用3线-8线译码器和与非门设计一个全减器
这里可以把3-8译码器的3个数据输入端当做全加器的3个输入端,即3-8译码器的输入A、B、C分别对应全加器的输入a,b,ci;将3-8译码器的3个使能端都置为有效电平,保持正常工作;这里关键的就是处理3-8译码的8个输出端与全加器的2个输出的关系。

试用3线——8线译码器74LS138和门电路实现下面多输出逻辑函数 Y1=AC Y...
本文将介绍使用74LS138 3线-8线译码器和门电路实现多输出逻辑函数 Y1=AC, Y2=ABC+ABC+BC, Y3=ABC+BC的过程。首先,将74LS138的三个选通输入设为ABC。对于Y1=AC,当ABC为101或111时,Y1输出为1。当ABC为101时,译码器选择Y5,此时Y5输出0,其他输出为1。通过连接Y5和Y7到一个与非门,可以...

试用3线——8线译码器74LS138和门电路实现下面多输出逻辑函数 Y1=AC Y...
首先,让我们使用74LS138 3线-8线译码器来实现多输出逻辑函数。当给三个选通输入ABC分配特定的二进制代码时,Y1的输出可以通过设置编码来实现。例如,当ABC为101或111时,Y1的值为1。这时,我们需要将译码器选择到Y5,其他输出设为1。通过连接Y5和Y7到与非门,可以得到Y1的正确输出。对于Y2,逻辑...

怎样利用两个3-8线译码器实现4-16线译码器的功能?
1、利用使能端能方便地将两个3-8线译码器组合成一个4-16线译码器,如图所示为两片74LS138(74HC138)组合成4-16线译码器。2、将其中一个E1端接一个非门在于另一个的E1端通过一个与门接在一起作为一个输入端即变成了四线的其中之一。设两个3-8线译码器分别为译码器Y1和Y.Y1控制端分别为C1,...

用3线—8线译码器(74LS138芯片).四输入与非门实现"三个开关控制一个灯...
用3线—8线译码器(74LS138芯片)四输入与非门实现三个开关控制一个灯的电路:全加器真值表:00000;00110;01010;01101;10010;10101;11001;11111。故有Si和Ci的表达式分别为:Si=A’B’C+A’BC’+AB’C’+ABC Ci=A’BC+AB’C+ABC’+ABC 故74138的连接图为:下面的地址输入端:A2...

试用3线-8线译码器CT74LS138和门电路设计下列组合逻辑电路,其输出函 ...
Y=(AB`+A`B)`C+(AB`+A`B)C`=AB`C+A`BC+AB`C`+A`BC`=∑(5,3,4,2)=∑(5,3,4,2)``=∏(5`,3`,4`,2`)`以上是演变过程 电路为:输入A、B、C。输出5、4、3、2输出分别接入一个四输入的与非门,该与非门输出就是Y。

用3线-8线译码器74HC138和门电路产生如下多输出逻辑函数,画出逻辑电路...
所有输出变量为0的组合均不出现,因而可以表示输出变量为1的这个组合。组合逻辑电路的分析分以下几个步骤:(1)有给定的逻辑电路图,写出输出端的逻辑表达式;(2)列出真值表;(3)通过真值表概括出逻辑功能,看原电路是不是最理想,若不是,则对其进行改进。

让胡路区17510828054: 试用3线——8线译码器74LS138和门电路实现下面多输出逻辑函数 Y1=AC Y2=ABC+ABC+BC Y3=ABC+BC -
宗幸广迪:[答案] 很简单啊电子技术基础 P198

让胡路区17510828054: 1.试用3线—8线译码器74LS138和门电路实现下列函数,求解答. -
宗幸广迪: A2接A,A1接B,A0接C,由Z=(A,B,C)=ABC+ABC非+A非BC+A非B非C;则输出端的有111,110,011,001;即Y7,Y6,Y3,Y1;可用一个与非门把4个输出连起来

让胡路区17510828054: 数字电子题目试用3线 - 8线译码器54LS138和门电路产生如下多输出逻辑函数(画出接线图)Y1=ACY2=ˉAˉBC+AˉBˉC+BCY3=ˉBˉC+ABˉC说明:ˉ... -
宗幸广迪:[答案] 看一下是否满意

让胡路区17510828054: 74ls153,74ls138的各控制端应如何连接才能保证芯片正常工作 -
宗幸广迪: 74ls138功能介绍 请对照课本学习 74ls138引脚图 74HC138管脚图:74LS138 为3 线——8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2...

让胡路区17510828054: 关于数字电路3线—8线译码器的问题试用3线—8线译码器74LS138及必要的门实现一个判别电路.输入为三位二进制代码,当输入代码能被5整除时输出为1,... -
宗幸广迪:[答案] 这个电路应该很简单,不用画真值表,要不然反而走了弯路.三位二进制输入代码译码后为0-8,其中能被5整除的只有0和5.当没有代码输入时,74LS138的8个输出端都呈现高电平.你可以把74LS138输出端的0、5脚接到一个2输入与非...

让胡路区17510828054: 试用3线 - 8线译码器74LS138和门电路实现下面多输出逻辑函数. 请问该怎么做呢?这道题是要画 -
宗幸广迪: 把38译码器的输出Y7和Y5通过或门输出就是Y1.同理,可以把第二个化简为最小项,再通过38译码器输出与或非就是输出!

让胡路区17510828054: 3 线—8 线译码器74LS138 输入高电平有效,输出低电平有效,译码状态...
宗幸广迪: 74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为 低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低 电平译出.74LS138的作用: 利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器. 若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器

让胡路区17510828054: 如何使用138译码器控制数码管的段,用单片机脚控制数码管位选 -
宗幸广迪: 建议你用单片机I/O脚来控制数码管的段选,用74LS138——3线8线译码器来控制位选,这样比较方便一点.单片机I/O口可以随意的输出你想要的段码值,译码器可以来确定选哪一位.如果你驱动的是大电流的数码管,可能要在单片机I/O口和数码管之间加个驱动芯片,如ULN2003等.

让胡路区17510828054: 试用3线 - 8线译码器CT74LS138和门电路设计下列组合逻辑电路,其输出函数为 -
宗幸广迪: Y=(AB`+A`B)`C+(AB`+A`B)C` =AB`C+A`BC+AB`C`+A`BC` =∑(5,3,4,2) =∑(5,3,4,2)`` =∏(5`,3`,4`,2`)` 以上是演变过程 电路为: 输入A、B、C. 输出5、4、3、2输出分别接入一个四输入的与非门,该与非门输出就是Y.

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网