怎样用74LS153构成2线-4线译码器,要求写出设计过程,画出电路图

作者&投稿:邱泽 (若有异议请与网页底部的电邮联系)
用74LS153扩展成一个八选一的数据选择器,要求写出设计过程,画出电路图。求大神速给答案,重谢。。~

用8选一的q3控制双四选一的ts非就可以,如图所示:
数据选择器是指经过选择,把多个通道的数据传送到唯一的公共数据通道上去,实现数据选择功能的逻辑电路称为数据选择器。在多路数据传送过程中,能够根据需要将其中任意一路选出来的电路,叫做数据选择器,也称多路选择器或多路开关。

扩展资料:
四选一数据选择器的原理图。
D0、D1、D2、D3是四个数据输入端,Y为输出端,A1、A0是地址输入端。
利用指定A1A0的代码,能够从D0、D1、D2、D3这四个输入数据中选出任何一个并送到输出端。
因此,用数据选择器可以实现数据的多路分时传送。
此外,数据选择器还广泛用于产生任意一种组合逻辑函数。
电路中,若将Y看成是A0、A1及D0、D1、D2、D3的函数,则可写成如果把A1、A0视为两个输入逻辑变量,同时把D0、D1、D2和D3取为第三个输入逻辑变量A2的不同状态(即A2、/A2、1或0),便可产生所需要的任何一种三变量A2、A1、A0的组合逻辑函数。
可见,利用具有n位地址输入的数据选择器可以产生任何一种输入变量数不大于n+1的组合逻辑函数。
参考资料来源:百度百科-数据选择器

该逻辑函数含有三个逻辑变量,可选其中的两个(A,B)作为数据选择器的地址输入变量,一个(C)作为数据输入变量。
1G、2G为两个独立的使能端;B、A为公用的地址输入端;1C0~1C3和2C0~2C3分别为两个4选1数据选择器的数据输入端;Y1、Y2为两个输出端。

扩展资料:
① 当使能端1G(2G)=1时,多路开关被禁止,无输出,Y=0。
② 当使能端1G(2G)=0时,多路开关正常工作,根据地址码B、A的状态,将相应的数据C0~C3送到输出端Y。
如:B A=00 则选择CO数据到输出端,即Y=C0。
B A=01 则选择C1数据到输出端,即Y=C1,其余类推。
数据选择器的用途很多,例如多通道传输,数码比较,并行码变串行码,以及实现逻辑函数等。

用2个74LS153组成



LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY mux4 IS
PORT (i0, i1, i2, i3, a, b : IN STD_LOGIC;
q : OUT STD_LOGIC);
END mux4;
ARCHITECTURE body_mux4 OF mux4 IS
signal muxval : integer range 7 downto 0;
BEGIN
process(i0,i1,i2,i3,a,b)
begin
muxval <= 0;
if (a = '1') then muxval <= muxval + 1; end if;
if (b = '1') then muxval <= muxval + 2; end if;
case muxval is
when 0 => q <= i0;
when 1 => q <= i1;
when 2 => q <= i2;
when 3 => q <= i3;
when others => null;
end case;
end process;
END body_mux4;

每日一扔开始(⊙o⊙)
一~二~三~开始!~
首先我们先把楼主围起来0w0
然后就可以开始丢楼主了0v0!
预备备......
(??????)??
--把楼主
(╯>д<)╯?˙3˙?扔出去
(??ω??)??˙3˙?捡回来
(╯>д<)╯?˙3˙?扔出去
(??ω??)??˙3˙?捡回来
(╯>д<)╯?˙3˙?扔出去
(??ω??)??˙3˙?捡回来
(╯>д<)╯?˙3˙?扔出去
(??ω??)?捡...
∑(っ°Д°;)っ卧槽不见了!大家找找!楼主呢
╮(╯▽╰)╭算啦!不捡了!反正不值几个钱!
接下来就可以去楼主家里啦>w<
(╯*-*)╯(┻━┻(把楼主家的桌子掀了)
┬—┬ノ(*-*ノ)(摆好摆好)
(╯°O°)╯(┻━┻(再掀一次)
┬—┬ノ(*-*ノ)(摆好摆好)
(╯°Д°)╯(┻━┻(再特么的掀一次)~~
好啦,今天的熊孩子虐楼主时间就到这里啦!大家回去睡觉吧XDDD
  好像听到楼主惨叫?
 ∧__∧
 (●ω●)
 |つ/(___
/└-(____/
 ̄ ̄ ̄ ̄ ̄ ̄
又被人打了吧,我还是睡觉吧!!
 <⌒/ヽ-__
/<_/____/
 ̄ ̄ ̄ ̄ ̄ ̄
楼主快坚强的爬回来吧0w0!
我们还等着继续围着扔呐!
今天也来找楼主吧!
(??????)??
--不能粗心了,要认真找⊙_⊙
(′▽`)?好的!
(??ω??)??˙3˙?是这个么?
╮(╯_╰)╭不是
(╯>д<)╯?˙3˙?丢了
(??ω??)??˙3˙?是这个么?
╮(╯_╰)╭也不是
(╯>д<)╯?˙3˙?扔了
(??ω??)??˙3˙?是这个么?
⊙_⊙不是……
(╯>д<)╯?˙3˙?扔出去
(??ω??)??˙3˙?是这个么?
(≥?≤)就是这个!
哦……(╯>д<)╯?˙3˙
乃刚刚丢了啥⊙_⊙
没什么╮(╯_╰)╭已经扔出去了
∑(っ°Д°;)っ卧槽那个是楼主吧!!!!!

知道财富值怎么弄!

这个不是上学期做过了吗?


用4选1数据选择器74ls153实现三输入变量的奇偶校验电路.当三个输入端...
在数据选择器中,通常用地址输入信号来完成挑选数据的任务。如一个4选1的数据选择器,应有2个地址输入端。共有2z=4种不同的组合,每一种组合可选择对应的一路输入数据输出。同理对一个8选1的数据选择器,应有3个地址输入端。此外数据选择器还广泛用于产生任意一种组合逻辑函数。在图示电路中,若将Y...

用数据选择器74ls153和门电路设计1位二进制全减器电路
1位二进制全减法器电路由数据选择器74ls153和门电路实现,需要真值表和电路图。逻辑函数,写成最小项表达式:Y=m1+m2+m4+m7 Cy=m1+m2+m3+m7 1位二进制全减器电路真值表和逻辑图,也就是模拟图如下。

用双4选1数据选择器74LS153和与非门实现1位全减器,要有真值表和电路图...
用双4选1数据选择器74LS153和与非门实现1位全减器,要有真值表和电路图 1位全减器真值表 逻辑函数,写成最小项表达式 Y=m1+m2+m4+m7 Cy=m1+m2+m3+m7 逻辑图如下,也是仿真图

74ls153的逻辑功能是什么
74ls153的逻辑功能是实现数据选择功能,即把多路数据中的某一路数据传送到公共数据线上,其作用类似于多个输入的单刀多掷开关。逻辑功能是离散信号的传递和处理,以二进制为原理、实现数字信号逻辑运算和操作。最基本的有与逻辑电路,或逻辑电路,非逻辑电路。逻辑电路分组合逻辑电路和时序逻辑电路。组合逻辑...

用74ls153实现半加器,求连线图
半加器,输出变量只有两个一位二进制数,A,B,输出变量是和S,进位CY,逻辑图如下,也是仿真图。

怎样用74LS153构成2线-4线译码器,要求写出设计过程,画出电路图_百度知...
用2个74LS153组成

用4选1数据选择器74LS153加必要的门电路实现逻辑函数
如图所示:Y1=(A'B')*C'D+(A'B)*C'D'+(AB')*C'D'+(AB)*CD。Y2=(A'B')*CD'+(A'B)*0+(AB)'*1+(AB)*1。在所有参数中的任意一个逻辑值为真时即返回TRUE(真)。语法表示为:OR(logical1,logical2,...)。参数Logical1,logical2,...是需要进行检验的1至30个逻辑表达式...

74LS153如何构成十六选一数据选择器 画出电路图 不知道怎么设计,多谢...
153为双四选一数据选择器,最简单的方法是分两层实现。假设十六选一的选择线为A3A2A1A0.低层排四个四选一数据选择器,每个的选择信号都接A1A0 高层用一个四选一数据选择器,它的选择信号用A3A2,数据输入信号将低层的四个输出接入即可。

74ls153是什么数据选择器
双4选1数据选择器。74LS153有选择输入端B和A,能有四种状态,选中输入4个数据中的其中一个数据,选择输入中L,H分别代表为L为低电平,H为高电平。

用74LS153 产生三变量逻辑函数Z= AB+C
“A”--->A “B”--->1C3 1Y=“AB”1Y-->2C0 “C”-->B及2C2 2Y=“AB+C”=“Z”

大丰市19616336238: 用74ls153设计一个红绿灯故障检测器 -
代影氢化: 74ls153双4选数据选择器种单片数据选择器/复工器每部都倒相器驱器使与或非门完全互补片二进制译码数据进行选择两4线部各选通输入用74ls153设计一个红绿灯故障检测器

大丰市19616336238: 试用4选1数据选择器74LS153实现逻辑函数F=A非B+BC -
代影氢化: 逻辑函数中有三个输入变量ABC,那就应该有8个最小项,需要有8个数据输入端.而4选1的数据选择器只是4个数据输入端,所以,要用两个4选1的数据选择器级联,变成8选1的数据选择器就可以了.采纳后给逻辑图.

大丰市19616336238: 74ls153,74ls138的各控制端应如何连接才能保证芯片正常工作 -
代影氢化: 74ls138功能介绍 请对照课本学习 74ls138引脚图 74HC138管脚图:74LS138 为3 线——8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2...

大丰市19616336238: 用三片3线 - 8线74ls138组成5线 - 24线译码器 -
代影氢化: 用三片3线-8线74ls138组成5线-24线译码器,74LS138有三条选择输入线既 A,B,C.片脚为脚1,脚2,脚3.把三片74LS138的A,B,C,分别并联在一起,既每条线上连有3个A,3个B,3个C.这样,占去了5条线的3条.还剩两条线,用于控制三片74LS...

大丰市19616336238: 用3线 - 8线和2线 - 4线构成6线 - 64线译码器???急!!!! -
代影氢化: 给你算一算帐,3线-8线译码器是8个译码输出,74LS138就是,要构成6线-64线译码器码,要用8片(8x8片)74LS138,还要用两片2线-4线译码器来选8片74LS138,这图怎么画,很庞大,但并不难,就是重复画相同的东西.那真值更是烦人,要64行的表格.都是重复做相同的事.实在是没有什么意义,这种电路明白原理,会做就行呗,干嘛非要做那麻烦的东西.

大丰市19616336238: 74LS147编码器作为10线 - 4线编码器,为什么输入端为9根线? -
代影氢化: 74LS147编码器作为10线-4线编码器,输入端为9根线.不是说输入根线,而是说输入由9根线能构成的多个输入状态.输出4根线构成输出10个状态.

大丰市19616336238: 怎样用一块74LS153构成一块8选1 -
代影氢化: 选择器2的使能G2接反向器的输出,选择器1的使能G1接反向器的输入. 这个输入做3路选择信号的C端 加上已经有的A,B,就可以了

大丰市19616336238: 怎么样用一块74LS153及门电路实现一位全加器输入用A B CI 输出用两个指示灯代表CO、S1 写出设计过程 画出逻辑图 -
代影氢化:[答案] 根据全加器真值表,可写出和S,高位进位CO的逻辑函数. A1A0作为两个输入变量,即加数和被加数A、B,D0~D3为第三个输入变量,即低位进位CI,1Y为全加器的和S,2Y全加器的高位进位CO,则可令数据选择器的输入为:A1=A,A0=B,1DO=1D3=...

大丰市19616336238: 画出用两片4线 - 16线译码器74LS154组成5线 - 32线译码器... - 上学吧
代影氢化: Y1=A反B反C A反BC反 AB反C反 ABC,所以令A1=A,A0=B,D0=C,D1=C反,D2=C反,D3=C 即可.图看着书上的图结合我的答案相应的连在一起就可以了.

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网