lut属于fpga内部资源吗

作者&投稿:唱雍 (若有异议请与网页底部的电邮联系)

通信工程专业代码
经营及管理工作,也可到军队、铁路、电力等部门从事相应的工作。对应职业(岗位)对应职业(岗位)其他信息:前几年通信行业处在春天,研发领域提供了很多高薪职位,即使是今天,像华为、中兴、ut斯达康等知名企业的研发岗位的待遇还是非常有竞争力的。随着5G时代的迈进,通信工程的发展前景更为广阔。

无诞13561415108问: FPGA内部有专门用来存放编写的FPGA程序的RAM吗 -
德钦县银盏回答: 这句话没有错,但是这个RAM对用户来说是不透明不开放的,只是用来配置FPGA.比如一个四输入的LUT,其表达的一个四输入一输出的组合逻辑就是由16位这种配置位来决定的.其他像触发器、布线等等都是由这些配置位进行配置.

无诞13561415108问: FPGA配置文件在加载后是存储在FPGA片内还是在片外内存? -
德钦县银盏回答: FPGA配置文件在加载后是存储在FPGA片内的,否则FPGA是无法配置成你所设计的逻辑的.由于FPGA是易失性器件,所以还需要同时将配置文件存储在非易失性器件中.这个非易失性器件,既可以置于FPGA片内,也可以放在片外.这要看你选用哪一种FPGA芯片了.

无诞13561415108问: 关于fpga的除法 -
德钦县银盏回答: "/"是可以综合的,但是占用的是FPGA内部的DSP运算模块.也可以用除法器IP核,占用的是LUT资源.也可以自己写除法器,占用的也是LUT资源,但是延时,模块最高运行频率和占用资源没有使用ip核的好.比如你想除2,那么我只需要将数右移一位,移位比写“/”要省资源的多.

无诞13561415108问: FPGA目前采用的软核和硬核到底有多区别,难道是开发难度上的差别吗? -
德钦县银盏回答: 硬核是固化在FPGA内部的特殊硬件电路,简单理解的话,可以把硬核看成是嵌入在FPGA内部的ASIC.如嵌入式RAM,嵌入式乘法器,PLL等. 软核是用FPGA的通用逻辑资源(LUT+FF)搭建而成的. 从用户使用角度来看,二者没有什么开发难度上的区别,因为现在的主流厂商都把二者的开发集成在其IPcore开发工具里,Altera叫MegaWizzard Plug In Wizzard,Xilinx叫Core Generator. 性能上,一般硬核速度比软核高,整体功耗也要低一些

无诞13561415108问: 关于fpga... -
德钦县银盏回答: 也要看你板子上采用什么FPGA啊!因为FPGA的容量和封装决定了板子的层数和大小,还有布板的难度.小封装的FPGA两层板或四层板就够了,大封装的FPGA比如1738封装的基本都要十几层板,这样的板子即使是裸板一块也要几万块.

无诞13561415108问: FPGA的资源利用率是什么意思.我用Quartus软件,可以具体计算出一个数值吗? -
德钦县银盏回答: 每家FPGA的内部架构有所不同,计算的方法也各有差异,因此你在看FPGA方面的书籍资料的时候经常会看到LUT、LE、DFF、Register等单词.Altera的ALM、xilinx 的CLB、Lattice的CLB等都是描述的实现逻辑单元(不同FPGA器...

无诞13561415108问: 菜鸟刚学FPGA,问个原理性的问题:(回答好的继续加分) -
德钦县银盏回答: 第三个问题,对某一个固定型号的FPGA,配置文件的大小是固定的,在器件的数据手册里都可以查到.不管这些资源你有没有用到,都需要进行配置的.

无诞13561415108问: FPGA配置文件在加载后是存储在FPGA片内还是在片外内存?
德钦县银盏回答: 我猜测有人犯了概念性的错误. 所谓的FPGA配置文件,顾名思义,是用来配置FPGA的,里面存储的是FPGA内部的可自定义电路单元的工作模式(如SRAM构成的LUT的真值表、单元间的连线关系等)信息.说得浅显一点,FPGA是一个可自定义的集成电路,配置文件里存储的就是如何搭建这个集成电路的信息.FPGA加载后,就按照配置文件里的信息,初始化内部的各个单元开始按照预期工作. 因此,配置文件始终存储在它应该存储的地方,不论是片内还是片外,但肯定都是一个在一个非易失存储器内.这和加载前还是加载后是没有关系的.FPGA加载后的工作状态就是这个配置文件的表现形式,但如果配置文件在加载后存储在FPGA里来了,就是概念上没搞清楚.

无诞13561415108问: 关于FPGA的有关介绍? -
德钦县银盏回答: FPGA 是英文Field Programmable Gate Array 的缩写,即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物.它是作为专用集成电路(ASIC) 领域中的一种半定制电路而出现的,既解决了定制电路的不足...

无诞13561415108问: 麻烦FPGA大神看一下这样写行吗 -
德钦县银盏回答: 这样写是可以实现乘法功能的,综合后虽然没有用FPGA内部专用的嵌入式乘法器,但是会用FPGA内部的LUT,触发器等基本单元来实现乘法功能.但这样做不太好,因为这样写的话,一般会是一个时钟周期内就完成,和Modelsim仿真结果保...


本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网