怎么用74ls161设计6进制计数器?跪求详细设计过程

作者&投稿:柏学 (若有异议请与网页底部的电邮联系)
~

74LS161是一个同步的可预置的四位二进制计数器,并自带有异步功能。可以采用反馈归零法进行6进制的计数器设计。

具体设计如下:

1、添加一个74LS161芯片:

2、添加一个与非门:

3、由于需求是6位进制,6的二进制表示为0110,即输出QB和QC需要为1,才能进位,因此将输出QB和QC连接到与非门的输出A和B端口中:

4、将与非门的输出Y连接入74LS161的CP端即可。

原理:74LS161具备异步清零,借助输出Qc和Qb经过一个与非门,将结果返回74LS161的归零端,实现碰到0110(二进制)清零,从而形成一个六进制计数器。

扩展资料:

74LS161引脚图:

74LS161真值表:




74LS161能否作寄存器?如何应用?
可以。74LS161采用异步清零,在异步清零的计数器电路中,只要RD’出现低电平,触发器立即被置零,不受CLK的控制。寄存器为有限存贮容量的高速存贮部件,它们可用来暂存指令、数据和地址。在中央处理器的控制部件中,包含的寄存器有指令寄存器(IR)和程序计数器(PC)。在中央处理器的算术及逻辑部件中,寄存器...

如何用74LS161设计十二进制计数器
74LS161是四位二进制同步加法计数器,使用该计数器实现十二进制计数器主要有置数法和清零法两种方法。具体过程如下:首先,需要观察74LS161的引脚图和功能真值表如下图所示:观察功能真值表时需要注意74LS161时同步预置、异步清零计数器。故两种设计方法状态设计的状态变化不同,特别是预置数或清零时。1...

如何用74LS161芯片构成60进制计数器
用两片74LS161芯片,一片控制个位,为十进制;另一片控制十位,为六进制。个位的最高位0,接十位的CP,个位十进制计数器经过十个脉冲循环一次,每当第十个脉冲来到后Q由1变为0,相当于一个下降沿,使十位六进制计数器计数。经过六十个脉冲,个位和十位计数器都恢复为0000。

怎样用74ls161构成一个十三进制的计数器,求电路图
用异步清零法,则在输出端的Q3Q2Q0引出接到与非门,与非门输出接到161的清零端,另把D0~D3接地即可。

如何使用74LS161和74LS00设计十进制计数器?
要用74LS161和74LS00设计十进制计数器,可采用反馈清零法。因74LS161是16进制计数器,当计数到十,即Q3Q2Q1Q0=1010时,将Q3,Q1接到一个与非门74LS00,产生一个复位信号,加到复位端MR,使计数器回0,实现改制。但1010状态只出现一瞬间,宏观上看不到。逻辑图如下。去掉数码管,如下图 ...

如何用74LS161芯片构成60进制计数器
两片74ls161练成60进制,电路图!!!感谢两片74ls161练成60进制,电路图!!!感谢1、ls161是四位二进制计数,所以,首先个位要改成十进制计数器,并产生进位信号,向十位进位。十位利用6产生复位信号,将十位复位就行了。仿真图,即是逻辑图如下,这是最大数59时的截图。2、用74ls161设计60进制...

怎样用74LS161设计12进制的计数器
74ls161是四位二进 制计数器,本来一片就可以改成12进制计数器。可是,要用数码管显示出来,就要用两片计数器,一片计十位,一片计个位。而且个位要改成十进制计数器,两片采用反馈置零法改成12进制计数器,利用12的状态,产生 一个复位信号,使两片计数器回0,实现改制。要用数码管显示,就要用...

如何使用74LS161设计8进制计数器?
如何利用74LS161构建一个8进制计数器?以下是详细的步骤和该器件的额外功能:首先,使用反馈预置方法设计8进制计数器。8的二进制表示为1000,这意味着当Q2、Q1和Q0都为000时,Q3为1。为了实现从0到7的循环计数,将Q3通过一个非门接到置位端(S)。这样,每次计数到7时,Q3变为0,从而完成8进制...

如何用一个74LS161实现7进制的计算器?
从初始状态开始,七进制的计数器有效循环状态有0000、0001、0010、0011、0100、0101、0110七个。其最后一个,在下一个状态所对应的数码是:0111。利用74LS161的异步清零(低电平有效)功能,根据反馈清零法,可以得到74LS161所实现的七进制计数器电路图:(例图是通过仿真软件所绘制的电路仿真原理图)...

用74LS161设计一个计数器,应该怎么设计?
用一片四位二进制加法计数器74LS161设计一个5进制的计数器,应采用反馈置数法,当计数到0101时,产生一个置数信号加到LD端,预置数DCBA端接成0001。逻辑图如下 。下图是仿真图,经仿真测试通过,最小数是0001,即显示1,最大数是0101,显示为5。

龙胜各族自治县15647447922: 如何用74LS161芯片构成60进制计数器 -
漫独安拿: 用两片74LS161芯片,一片控制个位,为十进制;另一片控制十位,为六进制.个位的最高位0,接十位的CP,个位十进制计数器经过十个脉冲循环一次,每当第十个脉冲来到后Q由1变为0,相当于一个下降沿,使十位六进制计数器计数.经过...

龙胜各族自治县15647447922: 74ls161如何改成16进制计数器 -
漫独安拿: 1、74ls161为同步置数,异步清零,也就是说,该电路是7进制,如果接清零端是6进制.

龙胜各族自治县15647447922: 用两片74LS161怎么设计成六进制同步加法计数器
漫独安拿: 这里有很多,直接拿来参考:http://www.docin.com/p-724287851.html

龙胜各族自治县15647447922: 10.11 用74LS161构成的计数器电路如图10 - 57所示,试分析它为几进制? -
漫独安拿: 左图:LD=1,当输出为2113 0110 时,CR=0,—> 输出置零(52610000). 在CP作用下,经 0001, 0010, 0011, 0100, 0101, 0110 再次置零(41020000).因此这是个六进制计数器. 右图1653: 当输出为内 1010 时,LD=0,—> 输出端(Q)=输入端(D)(0111). 在CP作用下,经 1000, 1001, 1010 再次置位容到D(0111).因此这是个三进制计数器.

龙胜各族自治县15647447922: 有几种实现方法用74LS161实现五进制计数?用74LS161实
漫独安拿: 74ls161为单时钟同步十六进制加法计数器,附加控制端有Rd',Ld',ET和EP,其中Rd'为置零输入端,Ld'为置数输入端,ET和EP为保持计数状态控制端.那么你要做五进制计数器有两种方法,置零法和置数法.置零法就是从输出端译出置零信号到Rd',因为是同步计数器,必须等到时钟信号到来才译出信号,所以在输出端为0011时译出置零信号,并且同时译出进位输出信号.置数法和置零法一样,唯一不同的是信号输出到Ld',并且将置数输入端全部接地即可.希望我的回答能帮助到你.

龙胜各族自治县15647447922: 用74ls161构成六进制计数器,但实际是可能是四进制,为什么? -
漫独安拿: 74ls161本身是十六进制计数器,可以通过串联与非门实现十进制,四进制等.

龙胜各族自治县15647447922: 怎样用74ls161组成十进制计数器?用CO端能不能进位的?想用几个74LS161组成个计数器,要2种方法~~ -
漫独安拿: 直接用74LS160,74LS160为十进制计数器.如果用74LS161为十六进制计数器需用置零法或者用置数法就可以了.

龙胜各族自治县15647447922: 60进制计数器是如何实现的? -
漫独安拿: 十进制循环计数器+6进制计数器.

龙胜各族自治县15647447922: 急求用74ls161设计24进制计数器,有电路图更好 -
漫独安拿: 你好:因为是手机,电路图没法给,我可以给你个方案.74ls161是异步置数同步清零十六进制计数器,构成24进制计数器有两种方法:1.异步置数法.因为是异步,所以不用等待时钟信号就可以直接置数,构成24进制计数器的话,需要两块芯片级联,第一块计数16次后进位一次,然后第二片计数1次,当第一片计数8次与第二片计数1次后就是计数24次,此时通过门电路译出置数信号给置数端就行.2.同步清零法.原理同置数法,只是它是同步清零,需要等待时钟信号一起作用来清零,所以在第一片计数7次与第二片计数1次后就是23次计数,此时译出清零信号,然后再等待一个时钟信号,此时计数24次,又刚好完成清零.有不懂的地方随时回复我.希望我的回答能帮助到你.

龙胜各族自治县15647447922: 用与非门和74lS161设计60进制的计数器电路图 -
漫独安拿:将 前级反馈端接至Q2、Q1(2+4=6)即可

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网