用cyclone II FPGA的PLL不可以使用8M产生50M的时钟,要满足什么条件?

作者&投稿:褚盆 (若有异议请与网页底部的电邮联系)
FPGA如何把模拟时钟同频率的转换为数字时钟,不使用PLL~

哈哈,这简单!那就需要你考虑时钟质量的要求了,FPGA的管脚本身就带有电平判决功能,因此你将模拟信号输入到FPGA管脚时,其实就完成了一次模拟到数字的转换。如果你时钟质量要求不高,你只要通过外部电路满足FPGA输入条件即可。
如果时钟要求较高,一般都需要外部芯片进行电平的转换,如果直接在FPGA内部完成,可以参考PD+NCO(鉴相+数字压控,具体参考DPLL的实现方式)。那么同时也需要一个高速时钟作为参考时钟。

PLL一般都是可以级联的,只要保证输入频率在要求的范围内即可,建议你检查下你的输出频率是否超出输入的范围。

1.请查看cyclone 2 的手册 PLL部分, PLL倍频是有一定的倍率
比如 4 8 16 ==
2. 8M的时钟 如果要变成50M的 最好是先倍频上一个比50M大的时钟
然后再通过分频器分出一个50M的出来
3. 为了避免做分数分频,最好是50M的整数倍 ,比如100M 150M
8和50的公因数是200,但是200/8=25倍
我很担心没有这高的倍频的PLL 如果没有的话 使用12.5倍的PLL 然后再做分频变成50M


四川省19368697429: cyclone II 的fpga发送和接收lvds信号时需要接外部电阻吗? -
店庙雷公: 首先,LVDS信号肯定是可以直接接FPGA管脚的,但是一般用LVDS选项,不用miniLVDS选项,如果用LVDS选项,接差分信号的管脚所在的BANK供电一定要是2.5V.LVDS信号接到FPGA后,如果想把这个信号再通过FPGA输出去,输出的2个差分管脚P与N的信号是与输入管脚的P与N相对应.并且输出差分信号的管脚所在的BANK也必须是2.5V供电,并且符合工业标准的,可以直接与其他芯片的差分信号管脚对接.

四川省19368697429: 关于Cyclone III FPGA 差分信号转换成单端信号的方法 -
店庙雷公: 1、对于作为LVDS传输的bank必须接2.5V的VCCIO. 2、左右bank(即1/2/5/6bank)的LVDS发送差分对信号无需外接匹配电阻,上下bank(即3/4/7/8bank)则需要. 1、2两条是PCB设计需要注意的地方 3、分配管脚时,左右bank的LVDS差分信号在IO分配时选择IO标准为LVDS;上下bank的LVDS差分信号在IO分配时选择IO标准为LVDS_E_3R. 4、在分配管脚时,只要指定LVDS信号的p端(+),则n端(-)自动匹配;实际在verilog中只要一个信号接口即可,无需一个差分对接口定义在源代码中.

四川省19368697429: 用cyclone II FPGA的PLL不可以使用8M产生50M的时钟,要满足什么条件?
店庙雷公: 1.请查看cyclone 2 的手册 PLL部分, PLL倍频是有一定的倍率 比如 4 8 16 == 2. 8M的时钟 如果要变成50M的 最好是先倍频上一个比50M大的时钟 然后再通过分频器分出一个50M的出来 3. 为了避免做分数分频,最好是50M的整数倍 ,比如100M 150M 8和50的公因数是200,但是200/8=25倍 我很担心没有这高的倍频的PLL 如果没有的话 使用12.5倍的PLL 然后再做分频变成50M

四川省19368697429: 关于CYclone的FPGA的AS模式配置问题 -
店庙雷公: 配置芯片用EPCS1,可以是AS模式,也可以通过jtag对EPCS Flash间接编程.一般多用第二种方法.如果你用的是Quartus软件,首先用File菜单下的“Convert programming files”命令将SOF文件转换成利用JTAG口对EPCSx器件间接编程的文件.然后下载转换后的文件.

四川省19368697429: 怎样配置cyclone FPGA的管脚功能 -
店庙雷公: FPGA芯片的引脚分为好多类,有通用IO,有时钟网络,有复位网络,这些引脚的具体功能是在布线时由用户选择的.你可以自由的配置这些引脚的功能,但最好根据芯片的数据手册进行选择,如将时钟配置到专用时钟引脚上,将复位配置到专用复位引脚上,否则会影响最终的布线结果.

四川省19368697429: ALTERA FPGA CycloneII EP2C5T144 是什么意思? -
店庙雷公: EP2C5T144是altera公司的一款cyclone II 系列的FPGA芯片.

四川省19368697429: 倒底是Altera的FPGA好,还是 Xilinx的FPGA好 -
店庙雷公: 本人用过cyclone和spartan系列的FPGA,现就开发工具及开发流程对这两家FPGA进行对比.[神马] 一、 开发工具Altera的开发工具有Quartus II 、Sopc builder、Nios II、signal tap II、DSP Builder;Xilinx的开发工具有ISE、EDK、SDK、...

四川省19368697429: cyclone II FPGA 的下载配置问题 -
店庙雷公: 你应该采用3.3V电源,而且电源裕量至少需要大于2A,否则无法启动和运行.

四川省19368697429: 介绍一下FPGA芯片 -
店庙雷公: PGA是英文Field-Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物.它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又...

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网