用来74161构成14进制计数器

作者&投稿:督临 (若有异议请与网页底部的电邮联系)
请问怎样利用74LS161组成十四进制计数器~

你好: 方法很简单的。 若是使用异步清零法,则在输出端的Q3Q2Q0引出接到与非门,与非门输出接到161的清零端。 若是用同步置数法,则把Q3Q2引出到与非门,输出接到161的置数端,另把D0~D3接地即可。 我有protues的仿真图,需要的话我星期六能给...

二十四进制的优点在于不需要添加辅助符号(am和pm)就可以完整地表达时间,被广泛应用于大型公共交通(轨道交通、轮船、客机)和军事。
二十四进制有24个基数:0、1、2、3、4、5、6、7、8、9、A(10)、B(11)、C(12)、D(13)、E(14)、F(15)、G(16)、H(17)、J(18)、K(19)、L(20)、M(21)、N(22)、P(23)(A~~P代表10~~23)。
为了避免混淆1和I,0和O,故跳过字母I、O,18~~23分别计作J、K、L、M、N、P。比如:16计作G、22计作N。等于或大于24的数字计作:24→10、25→11、26→12……25→11中标粗体的1代表24。同一个数字在不同的位置代表的值是不一样的。


扩展资料:
最初的计时法是六十进制,即每60小单位进1大单位的进制,也就是我们所说的1小时=60分钟,1分钟=60秒。这是因为60是一个奇妙的数,它可以被1,2,3,4,5,6,10,12,15,20,30,60整除,所以用来计时十分方便。
后来西方人把60除以10再乘2,得到12,并规定午夜为0时,正午为12时(am);正午为0时,午夜为12时(pm)。中国人把一天12等分,每一份称为一个时辰,并用地支编号。一个时辰等于两个小时。中国人规定晚上11时至次日凌晨1时为子时(三更)。
中午11时至1时为午时。最后,因为西方时间后面加am和pm的不简便性和中国时辰的不通用性,在正式表达时间时确定用二十四小时制。
参考资料来源:百度百科-二十四进制

用74161构成14进制计数器,74161是四位二进制计数器,即16进制计数器。改成14进制可用清0法,利用14即1110产生清0信号,用一个3输入与非门74LS10即可。用教材上的画法画的逻辑图如下。


下图是仿真图,最大数是13,数码管显示的d就是13的十六进制数。验证了逻辑图是对的。




2010年世界上最贵的车价格是多少
1.世界上最贵的车布加迪eb16.4威龙--120万美元 最贵理由:1+1=1 两项打破当今世界汽车工业的纪录:最高车速405.7公里\/时,比起历经10年未被打破的麦克拉伦车队在一级方程式大赛中创下的386.6公里\/时的纪录还快19公里\/时,0~100km\/h加速时间为2.9秒,比f1纪录快0.3秒,以及每辆售价(含税...

74161集成计数器设计一个带进位的八进制计数器电路。
把一个74161的Q3作为这一级的进位输出端,它就是一个八进制计数器。第一级的4个输出端(Q3,Q2,Q1,Q0)就是8,4,2,1。这个第一级的计数输入是从CLK端输入的,第二级的CLK接第一级的Q3,就构成了八进制计数器的第二级。如此类推,就构成了多位的八进制计数器电路。 5 8 已赞过 已踩过< 你对这个回答...

74161集成计数器设计一个带进位的八进制计数器电路。
把一个74161的Q3作为这一级的进位输出端,它就是一个八进制计数器。第一级的4个输出端(Q3,Q2,Q1,Q0)就是8,4,2,1。这个第一级的计数输入是从CLK端输入的,第二级的CLK接第一级的Q3,就构成了八进制计数器的第二级。如此类推,就构成了多位的八进制计数器电路。

quartus采用74161设计一个24计数器(用原理图设计),要电路图即可_百度知 ...
4102、7401(与非门1653)、7404(与非门)、BUTTON(按钮)、NAND(与非门)、AND(与门)。RES(电阻)。工作原理:没按一次BUTTON,提供一次上升沿脉冲,第一块74161计数一次,每计数到十次时,下一块74161计数一次,计数从0开始,计数到23,为二十四进制计数器,到达23后又从0开始计数。

Intel集成显卡设置里的异步翻转是个么意思!?
举例:74161 (1)60进制 (2)12位二进制计数器(慢速计数方式) 12位二进制计数器(快速计数方式) 7.4 寄存器和移位寄存器 寄存器是由具有存储功能的触发器组合起来构成的.一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成. 按照功能的不同,可将寄存器分为基本寄存器和移位寄存器两大...

瓦房店市18634113126: 用两片74161和基本逻辑门构成逢十进一的二十四进制计数器 求逻辑电路图 -
季高天麻: U1是低4位,U2是高4位.U1利用与非门反馈组成10进制计数器,U2由于最大只到2不需要组成10进制.两个计数器级联,当高4位为0010,低4位为0100(24),与非门输出低电平,两个计数器置0,构成24进制.

瓦房店市18634113126: 设计24进制加法计数器 -
季高天麻: 用74161做了个24进制的计数器,主要元器件为:74161(集成计数器)、7SEG-BCD(七段bcd数码显示管)、7401(与非门)、7404(与非门)、BUTTON(按钮)、NAND(与非门)、AND(与门)、RES(电阻).工作原理:没按一次BUTTON,提供一次上升沿脉冲,第一块74161计数一次,每计数到十次时,下一块74161计数一次,计数从0开始,计数到23,为二十四进制计数器,到达23后又从0开始计数. 用的是proteus仿真的,不知合你的意不? 发张截图给你看看吧!行的话就联系我,给你仿真图.

瓦房店市18634113126: 用ct74161采用异步置零法设计一个13进制的计数器 可以附加必要的门电路 -
季高天麻: 74161 是4位2进制计数器 也就是16进制计数器 13<16 所以 只用一片芯片就可以实现 所以用异步清零法 把预置数端接高电平 将1101 经过三与非门 送给清零端 就可以了

瓦房店市18634113126: 用74161的异步清零和同步置数构成九进制计数器,起始状态为0100 -
季高天麻: 构成九进制的计数器:从0100~1100,因为74161是异步清零,所以把D3D2D1D0=0100,Q3Q2Q1Q0=1101(13)然后如果你是用74LS00(二输入与非门)与非门的话,那么就需要从Q3、Q2、Q0引出三根线,需要用74LS00中的三个与非门.先将Q3和Q2接入一个与非门的输入端,再将其输出端,接入另一个与非门,短接一根线,让他构成一个非门,再将它的输出和Q0接入一个与非门的输入端,最后将该与非门的输出接到74161的L\T\端即可.

瓦房店市18634113126: 10.11 用74LS161构成的计数器电路如图10 - 57所示,试分析它为几进制? -
季高天麻: 左图:LD=1,当输出为2113 0110 时,CR=0,—> 输出置零(52610000). 在CP作用下,经 0001, 0010, 0011, 0100, 0101, 0110 再次置零(41020000).因此这是个六进制计数器. 右图1653: 当输出为内 1010 时,LD=0,—> 输出端(Q)=输入端(D)(0111). 在CP作用下,经 1000, 1001, 1010 再次置位容到D(0111).因此这是个三进制计数器.

瓦房店市18634113126: 写出下图中74161输出端的状态编码表以及74151输出端产生的序列信号 -
季高天麻: 74161 组成10进制计数器,0000-1001 其中Q3,Q2,Q1,作为输入进入151的数据选择器0000-0111-1000-1001 因此它的序列为 D0,D1,D2,...,D7,D5,D5 他的链接看不清楚

瓦房店市18634113126: 数电 关于74161 的一道题目,谁来帮我?第七题 -
季高天麻: 1)74LS161在进入循环后的计数是 4、5、6、7,可以称为四进制计数器; 2)D触发器的功能是对时钟脉冲进行二分频; 3)因为161构成四进制计数器,并二分频时钟,所以8个时钟周期,计数器就完成一个循环,另外,计数器输出 4、5时,194输出是低电平的,LED不亮,计数器输出 6、7时,194是预置数状态,则对应时钟信号周期,LED是 1-5灭-6亮-7灭-8亮; 4) 采用CD4017构成8分频器,然后用一个二输入或门提取相间的两个输出信号即可;

瓦房店市18634113126: 74161计数器进制怎么判断 -
季高天麻: 图中是采用复位法构成的串行进位式20进制计数器.第一个计数器10进制,第二个计数器接成2进制.合起来是20进制.

瓦房店市18634113126: 应用4位同步二进制加法计数器74HVC161和其他门电路画图,用反馈清零法构成十四进制计数器 -
季高天麻: 数值范围 : 0 ~ 13 ,计数到 14 强制清零.

瓦房店市18634113126: 试用4位同步二进制计数器74161接成十二进制计数器 -
季高天麻: 序列长度:10 先将16进制计数器连成同步清零的10进制,这个很常见吧~ 那么异或的关系说白了,就是每一个bit的变化都影响到值的变化,那么就把b2,b1

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网