用PLC设计,八位抢答器,抢到者用七段译码显示器显示出来

作者&投稿:岛油 (若有异议请与网页底部的电邮联系)
用西门子s7-200plc设计一个八位抢答器控制系统~

  2010数字电路课程设计论文

  数字抢答器设计


  系 部: 电气系
  班 级:093341
  学 号:01
  学生姓名: 廖 继 武
  指导教师: 龙 治 红
  专 业: 电子信息工程


  2010 年12月12日


  目录
  摘要 I
  第1章 绪论 1
  第2章 抢答器的系统概述 2
  2.1设计任务及要求 2
  2.2 设计方案论证 3
  2.3 抢答器的工作原理 4
  2.4优先判断与编号锁存电路 错误!未定义书签。
  第3章 抢答器的单元电路设计 6
  3.1抢答器设计中的优先编码电路 7
  3.2抢答器设计中的定时电路 9
  3.3抢答器设计中的报警电路 10
  3.4抢答器设计中的时序控制电路 9
  3.5七段显示译码器与数码管 12
  3.6抢答器的功能说明 14
  第4章 总结 15
  附录 16


  摘要

  数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将电路的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。更具实用性。
  关键字: 抢答电路 定时电路 报警电路 时序控制电路

  第1章 绪论

  当今的社会竞争日益激烈,选拔人才,评选优胜,知识竞赛之类的活动愈加频繁,而在竞赛中往往分为几组参加,这时针对主持人提出的问题,如果要是让抢答者用举手等方法,这在某种程度上会因为主持人的主观误断造成比赛的不公平性。比赛中为了准确、公正、直观地判断出第一抢答者,这就要有一种抢答设备作为裁判员,这就必然离不开抢答器。
  抢答器是一种应用非常广泛的设备,在各种竞赛、抢答场合中,它能迅速、客观地分辨出最先获得发言权的选手。早期的抢答器只由几个三极管、可控硅、发光管等组成,能通过发光管的指示辩认出选手号码。现在大多数抢答器均使用单片机或数字集成电路,并增加了许多新功能,如选手号码显示、抢按前或抢按后的计时、选手得分显示等功能。
  目前数字电子技术已经广泛地应用到计算机、自动控制、电子测量仪表、电视、雷达、通讯等各个领域。随着科技的发展,现在的抢答器有着数字化,智能化的方向发展,这就必然提高了抢答器的成本。鉴于现在小规模的知识竞赛越来越多,操作简单,经济实用的小型抢答器必将大有市场。因此,我选择简易逻辑数字抢答器这一课题。简易逻辑数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。
  本课题设计通过参考大量文献对抢答器的工作原理做了系统介绍,通过详细的调查和权威技术资料及相关情报的收集,为学校等单位举行的简单的抢答活动提供了简单设计思路,对于企业了解抢答器产品生产技术及其发展状况十分有益。
  本课题设计了一种采用数字电路制作的多功能数字抢答器,它主要采用了74系列的常用集成电路,它除了具有基本的抢答功能之外,还具有定时报警的功能,和数显的功能,当抢答开始后,系统会自动倒计时,并且时间是可以预设的,期间有人抢答的话系统会停止计时,如果期间没人抢答,系统会有短暂的报警,提示抢答结束。通过这次课程设计,了解简单多功能数字电路抢答器的组成原理,初步掌握数字电路抢答器的调整及测试方法,提高思考能力和实践能力。同时通过本课题设计,巩固已学的理论知识,建立逻辑数字电路的理论和实践的结合,了解多功能抢答器各单元电路之间的关系及相互影响,从而能正确设计、计算定时计数的各个单元电路。
  第2章 抢答器的系统概述

  抢答器我们都知道是选手做抢答题时用的,选手进行抢答,由抢到题的选手回答问题。抢答器不仅考验选手的反应速度同时也要求选手具备足够的知识面和一定的勇气。选手们都站在同一起跑线上,体现公平的原则。本设计的数字抢答器由主体电路和扩展电路组成。现简单的介绍设计任务及要求、设计方案论证、工作原理以及优先判断与编码电路。
  2.1设计任务及要求
  设计任务:设计一个具有锁存与显示功能的6人抢答逻辑电路。本课题的设计任务从功能上分, 主要包括以下两个部分:
  (1)基本功能
  可同时6名选手参加比赛,他们的编号分别是1,2,3,4,5,6。
  各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是S1,S2,S3,S4,S5,S6。
  A、节目主持人设置一个控制开关,用来控制系统的清零和抢答的开始。
  B、数字抢答器应具有数码锁存、显示功能。抢答开始后,若有选手按动抢答
  按钮,编号立即锁存,并在LED数码管上显示选手的编号,同时扬声器给出音响提示。此外,要封锁输入电路,禁止其他选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。
  (2)扩展功能
  A、定时抢答功能。抢答器定时为20 s,启动起始键后,定时器开始工作,立即减计,并在显示器上显示出来,同时扬声器要短暂报警。
  B、参赛选手在设定的时间内抢答(30s),抢答有效,定时器停止工作,显示器上显示选手的编号和抢倕时刻的时间,并保持到主持人将系统清零为止。
  C、 当定时抢答的时间已到,还没有选手抢答进,本次抢答无效,系统短暂报警,并封锁输入电路,禁止选手超时后抢答,时间显示器上显示00。
  2.2 设计方案论证
  制作抢答器可以采用多种设计方案,可以用单片机来完成,它的功能强大制作简单,并且外围的元件也很少;也可以用PLC来实现,它的制作也是比较简单;最后也可以用数字电路来实现,它的原理比较简单,集成块的价格也比较便宜且很容易购买,与我们学完的《数字电路》联系紧密,能将我们所学知识用于实际,对巩固所学知识有重要意义,用了一些成型电路,如NE555标准秒脉冲电路等,使总体方案易于实现,本设计采用的是数字电路。
  2.3 抢答器的工作原理
  如图2.1所示为抢答器的结构框图,它由主体电路和扩展电路两部分组成。主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。扩展电路完成检测数码管工作情况。其工作原理为:接通电源后,主持人将开关拨到"清除"状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置于"开始"状态,宣布"开始"抢答器工作。定时器倒计时,扬声器给出声响提示。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作"清除"和"开始"状态开关。


  2.4优先判断与编号锁存电路
  74LS190的 优先判断与编号锁存电路如图2.2所示。电路选用优先编码器 74LS148(逻辑功能图2.3)和基本RS触发器(逻辑功能图2.4)来完成。该电路主要完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号;二是禁止其他选手按键,其按键操作无效。工作
  过程:系统清除按键按动时,四个RS触发器的置 端均为+5V,使四个触发器均被置0。1Q为0,使74LS148的使能端 =0,74LS190计数器的输入端D0=0,此时十位的74LS190输入“0010”,个位唯“0000”,从而进行20倒计时(见图2.5),74LS148处于允许编码状态,同时1Q为0,使74LS48的灭灯输入端 =0,数码管无显示。这时抢答器处于准备抢答状态。
  当系统清除按键松开时,抢答器处于等待状态。当有选手将按键开关按下时,抢答器将接受并显示抢答结果,假设按下的是S4,则74LS148的编码输出为011,此代码送入基本RS触发器后再锁存74LS148,使4Q3Q2Q=100,亦即74LS148的输入为0100;又74LS148的优先编码标志输出Ys非为0,使1Q=1,即 =1,74LS48处于译码状态,译码的结果显示为“4”。同时1Q=1,使74LS148的 =1,74LS148处于禁止状态,从而封锁了其他按键的输入。此外,当优先抢答者的按键松开再按下时,由于仍为1Q=1,使 =1,74LS148仍处于禁止状态,确保不会接受二次按键时的输入信号,保证了抢答者的优先性。

  图2.2

  图2.3 CT74LS148 逻辑功能示意图

  图2.4 基本RS触发器示意图

  图2.5 控制74 LS190计数器
  第3章 抢答器的单元电路设计

  简易逻辑数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。现简单介绍抢答器设计中的优先编码电路、定时电路、报警电路、时序控制电路、七段显示数码器及译码管电路。
  3.1抢答器设计中的优先编码电路
  优先编码电路如图3.1所示。该电路完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。
  工作过程:开关S置于“清除”端时,RS触发器的 端均为0,4个触发器输出置0,使74LS148的 =0,使之处于工作状态。当开关S置于“开始”时,抢答器处于等待工作状态,当有选手将键按下时(如按下S5),74LS148的输出 经RS锁存后,1Q=1, =1,74LS48处于工作状态,4Q3Q2Q=101,经译码显示为“5”。此外,1Q=1,使74LS148 =1,处于禁止状态,封锁其他按键的输入。当按键松开即按下时,74LS148的 此时由于仍为1Q=1,使 =1,所以74LS148仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再次抢答需由主持人将S开关重新置于“清除”然后再进行下一轮抢答。并且当1Q=时,使得74LS190的输入当D0=1,从而十位的74LS190的输入端唯“0011”,个位为“0000”,从而进行30秒倒计时。
  74LS148是二进制的8线-3线优先编码器,从它的功能真值表中可以看出,输入、输出都是低电平有效,且输入中的I7的优先权最高,I0的优先权最低。输出低电平有效也称反码输出。当编码器工作时,若I0=1,不论其他输入端是否为有效低电平,只对IN7进行编码,编码输出为 若I7 =1,I6=0,则只对I6进行编码,编码输出为 ,其他编码过程依次类推。
  ( 74LS148为8线-3线优先编码器。表3.1为74LS148的功能真值表。)


  表3.1 74LS148的功能真值表
  3.2抢答器设计中的定时电路
  由节目主持人根据抢答题的难易程度,设定一次抢答的时间,通过预置时间电路对计数器进行预置(20S),计数器的时钟脉冲由秒脉冲电路提供。可预置时间的电路选用十进制同步加减计数器74LS190进行设计,具体电路如图3.2所示。本设计是以555构成震荡电路,由74LS190来充当计数器,构成抢答器的倒计时电路。该电路简单,无需用到晶振,芯片都是市场上容易购得的。设计功能完善,能实现直接清零、启动。74LS190 是一个十进制可逆计数器,它有两个时钟输入端CU和CD,当从CU输入时,进行加法记数,从CD输入时,进行减法记数。它有进位和借位输出,可以进行几位串接记数。它还有独立的置“0”输入端,并且可以单独对加法或减法记数进行预置数,本设计中的抢答器的定时电路就是利用74LS190中的预置数的功能来进行定时的。


  图3.2定时电路
  3.3抢答器设计中的报警电路
  在我们实验室里,由于蜂鸣器不要CP脉冲只要有一定的电压和电流就能报警,只要前面的电路正确就报警,根据老师的要求,我设计了有人抢答和最后5S、3S、1S报警(见下图)。我主要通过十位的74LS190的Q0,Q1与个位的74LS190的Q0,Q1.Q2,Q3,经过8个输入端的或非门来控制最后5S、3S、1S报警,例如控制最后5S报警时,吧十位的Q0,Q1直接接在或非门上,个位的Q0,Q2经过非门后再接在或非门是,Q1,Q3直接接就可以啦!8输入端的或非门其余没用的管脚接地或者悬空就可以实现最后5S报警呢!关于最后3S,1S报警的与5S报警的差不多,只要控制好相应的管脚就可以啦!
  有人抢答就报警就是把74LS148的三个输出端一起经过与非门就可以,因为没有人抢答时,输出端都为1;当有人抢答时三个输出端必定有一个为零,经过与非门后即为1,从而报警(见下图)。


  最后5S,3S,1S报警电路图


  有人抢答报警电路图
  3.4抢答器设计中的时序控制电路
  时序控制电路是抢答器设计的关键,它要完成以下三项功能:
  ①主持人将控制开关拨到"开始"位置时,扬声器发声,抢答电路和定时电路进人正常抢答工作状态。
  ②当参赛选手按动抢答键时,扬声器发声,抢答电路和定时回答电路开始工作。
  ③当设定的抢答时间到,无人抢答时,扬声器发声,同时抢答电路和定时电路停止工作。
  根据上面的功能要求,设计的时序控制电路。通过74LS4078控制74LS148的输人使能端 。工作原理是:主持人控制开关从"清除"位置拨到"开始"位置时,有74LS148送到基本RS触发器输出 1Q=0, 同时1Q的信号送到74LS148 端,使74LS148开始工作,且1Q送到74LS190的D0端,使74LS190进行定时电路进行递减计时(20S)。同时,在定时时间未到时,通过8输入端的或非门输出端为“0”,则"定时到信号"为0,送到74LS148 端,使74LS148开始工作,从而实现功能①的要求。当选手在定时时间内按动抢答键时,1Q=1, 即74LS148 =1,74LS148处于禁止工作状态,同时RS触发器输出的信号1到74LS190的DO,使74LS190实现从30S开始递减,从而实现功能②的要求。当定时时间到时,通过8输入端的或非门使"定时到信号"为1,使74LS190的 =1,74LS148处于禁止工作状态,禁止选手进行抢答。
  3.5七段显示译码器与数码管
  七段显示译码器与数码管如下图3.6所示。7段显示译码74LS48将锁存器74LS279的信号译码,输出给数码管。当后台工作人员将S置于GND, =0,使灯测试输入端(图中3号)=1,这时测试数码管工作情况;当后台工作人员将S置于Vcc, =1,使灯测试输入端(图中3号)=1,这时正常译码。
  (74LS48为4线-七段译码器/驱动器,表3.2为其真值表,图3.7为逻辑图)

  图3.6 7段显示译码器与数码管


  Inputs Outputs


  D C B A
  a b c d e f g
  0 H H L L L L H H H H H H H L
  1 H X L L L H H L H H L L L L
  2 H X L L H L H H H L H H L H
  3 H X L L H H H H H H H L L H
  4 H X L H L L H L H H L L H H
  5 H X L H L H H H L H H L H H
  6 H X L H H L H L L H H H H H
  7 H X L H H H H H H H L L L L
  8 H X H L L L H H H H H H H H
  9 H X H L L H H H H H L L L L
  10 H X H L H L H L L L H H L H
  11 H X H L H H H L L H H L L H
  12 H X H H L L H L H L L L H H
  13 H X H H L H H H L L H L H H
  14 H X H H H L H L L L H H H H
  15 H X H H H H H L L L L L L L
  BI X X X X X X L L L L L L L L
  RBI H L L L L L L L L L L L L L

  L X X X X X H H H H H H H H
  表3.2 74LS48真值表


  图3.7 74LS48逻辑图

  3.6抢答器的功能说明
  在知识比赛中,特别是做抢答题目的时候,在抢答过程中,为了知道哪一组或哪一位选手先答题,必须要设计一个系统来完成这个任务。本文主要介绍了简单逻辑数字电路抢答器的设计及工作原理,以及它的实际用途。如果要让比赛更公平,防止出现违规现象,可以增加其扩展功能:
  (1) 可以设计声控装置,在主持人说开始时,系统自动完成清零并开始计时的功能。
  (2) 在主持人读题的过程中,禁止抢答,可以在主持人控制的开关上另接一个与图3-1一样的电路,即可实现“违规者可见”的功能,即在主持人读题时如果有人违反比赛规定抢先按动按钮,显示器可以显示是哪个参赛队抢先,便于作出相应的处理。


  第4章 总结

  本设计主要讲述了抢答器的工作原理和工作过程。在说明工作原理的过程中,突出了抢答器设计中的基本电路的组成单元以及这些单元如何实现抢答功能;结合本设计的内容,指出了各单元电路的设计方法和意义,以及如何进行抢答控制。在这次设计中遇到了很多实际性的问题,在实际设计中才发现,书本上理论性的东西与在实际运用中的还是有一定的出入的,所以有些问题不但要深入地理解,而且要不断地更正以前的错误思维。电路设计是一个很灵活的东西,它反映了你解决问题的逻辑思维和创新能力。它才是一个设计的灵魂所在。因此在整个设计过程中大部分时间是用在单元电路的理解和设计上面。很多单元电路是可以借鉴书本上的,但怎样衔接各个单元电路才是关键的问题所在。经过这段时间的努力,在老师和同学的帮助下终于彻底的做完了课程设计的所有工作。通过这次的课程设计,我能运用已学的知识解决我在设计中遇到的问题,使我思考问题的能力得到了很大的提高。在做设计的过程中我查阅了很多的资料,并认真的阅读这些与我的设计相关的资料,从而我的专业涵养得到了提高,知识的储备量也有所增加。在做设计时,我复习了很多专业课的知识,这使得我的专业知识在离校之前得到了巩固。
  这次设计,让我受益匪浅。我对数字电路设计中的逻辑关系等有了一定的认识,对以前学的数字电路又有了一定的新认识,温习了以前学的知识,就像人们常说的温故而知新,但在设计的过程中,遇到了很多的问题,有一些知识都已经不太清楚了,但是通过查找一些资料又重新的温习了一下数字电路部分的内容。
  通过这次设计我也发现自己的很多不足之处。在设计过程中我发现自己考虑问题很不全面,自己的专业知识掌握的很不牢固,所掌握的电路应用软件还不够多,我希望自己的这些不足之处能在今后的工作和学习中得到改善。而且,通过这次设计,我懂得了学习的重要性,学会了坚持和努力,这将为以后的学习做出了最好的榜样!我将会在以后的生活中继续学习。


  附录

哈哈,这个东西跟我前段时间做的抢答器一模一样
我们做的好像是8个抢答按钮
你着急要吗,晚上给你发

你要写好的程式吗?这个很简单,入门的PLC课本中就有这些东西。
8位,8进8出就够用了。
原理很简单,当有某位输入端有效时,置位对应的输出并复位其他输入端并锁存。主持人端还有一个按钮用来复位全部输入端并启动定时器。如果要求再高就有难度了,还要考虑选手抢答犯规检测。
至于7段译码可考虑用矩阵电路,这也不难。关键是每个选手要看到显示和观众面还有有一个大显示屏。
用来做作业不用考虑太多,如果是实用,不是在这里几句话能说得清的。

给你一个简单省钱的8路抢答电路。一般不用调试的,PLC造价很高,你要我也有。



什么品牌的PLC程序?


一某plc内部有一个8位储存器可以等效为几个输出续电器?为什么_百度知...
8位存储器为一个字节,包含8个bit位,1个bit位对应1个继电器,8位存储器等效为8个输出继电器。

plc八个位用字节怎么表示
西门子S7-200系列PLC的字节是VB0,MB0等,第一个字母表示寄存器的类型,有V,M,I,Q等等。第二个字母表示数据类型,用B表示字节,用W表示字,用D表示双字。最后的数字表示寄存器的地址号。三菱FX系列PLC的数据寄存器没有字节表示方式,可以用位组合寄存器的方式得到,比如K2M0,就是M0到M7这8个位...

s7-200中Q表示什么?
Q是输出点的意思,B是字节,一个字节有8个位,那么QB0代表输出0组的这八个位,分别是Q0.0---Q0.7 为了保证程序及重要参数的安全,一般小型PLC设有外接EEPROM卡盒接口,通过该接口可以将卡盒的内容写入PLC,也可将PLC内的程序及重要参数传到外接EEPROM卡盒内作为备份。程序存储卡EEPROM有6ES 729...

怎么理解三菱plc里面的2位4位8位16位32位数据?应用指令很难学懂,谁...
16位是字数据,即D、T、C、RW等寄存器都属于这类,可以存最大2^16的正整数或者-2^15—2^15的整数。32位指双字节数据,在三菱中主要是两个寄存器一起使用,如用DPLSY指令,就是调用双字节数据,即你使用D10时,系统会默认的把D11作为高位,D10作为低位一起存取读取使用!这样主要是增加了数据的...

plc中什么是8进位方式编号?
二进制:0,1;八进制:000-111(0-7),8进制就是逢8进1,和十进制的逢十进一一样。

PLC中低八位,高八位是什么意思
PLC中有很多“字”存储器,例如“D”。你可以想象它是一个有一排16个房间的仓库,16个房子用二进制“0”或者“1”组合在一起表示我们常用的常数。0-7是低8位,8-15是高8位。其实第15位是用来表示这个常数的符号的。你还是找些数字电路知识的书看看吧 ...

为什么plc输入与输出口8个为一组?
plc是以单片机为核心的控制设备,而早期的单片机多以八位为主,因此当单片机读取输入数据或者输出数据时,每次读入或者输出八位比较方便,所以,plc的dido也以八位居多。

三菱PLC里,8位二进制 第一到8位分别是多少常数。
每一位代表的是2的幂次方,从右到左的幂次方分别是由0到7

plc位、字节、字、双字什么意思
在PLC中,位,就是用0、1代码表示bool量,即是bit 字节是8个bit,即是byte。字就是2个字节。双字就是2个字。这是人类发明电信号这种数字量的设备,为了能用将一些信号量化而专门创造的一种数学模型,应用在数字设备上。这些都是为了在设备中存储区使用方便,做的一些规定。可编程逻辑控制器是种专门...

怎样判断PLC编程中的高八位和低八位
正常来说PLC的数据寄存器中0-7位是低八位,8-15是高八位.

万州区15828977079: 用PLC设计,八位抢答器,抢到者用七段译码显示器显示出来
初和如意: 你要写好的程式吗?这个很简单,入门的PLC课本中就有这些东西. 8位,8进8出就够用了. 原理很简单,当有某位输入端有效时,置位对应的输出并复位其他输入端并锁存.主持人端还有一个按钮用来复位全部输入端并启动定时器.如果要求再高就有难度了,还要考虑选手抢答犯规检测. 至于7段译码可考虑用矩阵电路,这也不难.关键是每个选手要看到显示和观众面还有有一个大显示屏. 用来做作业不用考虑太多,如果是实用,不是在这里几句话能说得清的.

万州区15828977079: 抢答器PLC控制并用八段码显示程序 -
初和如意: 以西门子S7200为例,假设A、B两个人抢答 i0.0是a i0.1是b i0.2为停止清零 q1.0是a抢成功 q1.1是b抢成功 LD I0.0 O Q1.0 AN I0.1 AN I0.2= Q1.0 MOVB 1, VB0 /如果A抢到,将1送给VB0,当然也可以/ SEG VB0, QB0 /7段码编译/ LD I0.1 O Q1.1 ...

万州区15828977079: 西门子plc如何制作一套抢答器 -
初和如意: 第一步:可以百度下,有很多用三菱做的抢答器 第二步:熟悉里边的每一个指令和其含义 第三步:在西门子软件上编写程序

万州区15828977079: 三菱PLC控制八段码显示抢答器程序 -
初和如意: 以八段中的A为列吧 数字中用到A的有0,2,3,5,6,7,8,9 将这些数字用X0~9表示出来 或者M0~9 (看你用GOT还是开关了)用OR 然后作为输入 再把不需要用到A的数字1,4 列出来用常闭加在输入后用ANI (这是为了你按了之后别人按不了) 然后输出为A的输出 Y00几(由你自己定) 例子:LD X0 OR X2 OR X3 OR X5 OR X6 OR X7 OR X8 OR X9 ANI X1 ANI X4 ANI X10(这个是作为总的停止,每段都需要) OUT y0

万州区15828977079: plc 6路抢答器程序设计 -
初和如意: 该抢答器在GOT画面设置主持人开始抢答按钮 、复位按钮和各组得分统计牌;抢答器的抢答按钮、 各组抢得的数码显示、开始指示灯显示、 组号显示 、警示蜂鸣仍用PLC的输入输出口. 此抢答器由主持人操纵,具有定时功能,在10秒内无人抢答表示所有参赛选手对本题弃权,如果定时时间已到,无人抢答,本次抢答无效.抢答器能准确、公正、直观地判断出第1抢答者,通过抢答器的指示灯显示、数码显示和警示蜂鸣等手段指示出第1抢答者. 该程序使用加法运算指令,巧妙地实现了分数累加,充分体现了PLC的优点,这样的控制用传统继电器控制是无法实现的.

万州区15828977079: 利用AT89C51 进行 8路抢答器的设计 -
初和如意: 1.设计一个八路抢答器,可以同时供8命选手参加比赛,分别用8个按钮S0~S7来表示.2.有一个主持人控制电路,由主持人来控制抢答器的运行.3.抢答器具有锁存、定时、显示和报警功能.即当抢答开始后,选手抢答按动按钮,锁存器锁存相应的选手编码

万州区15828977079: 跪求PLC课程设计之抢答器 要求是:1抢答人员:主持人:允许按钮,四个人抢答按钮. -
初和如意: x0 主持人 x1 一号 x2二号 ...... y1 显示1 y2显示2 ......----|x0|------(dmove #0 m0)双字传送,把m0~m32都制OFF,根据情况可多设几个. ----|x0|------(set m0) 抢答允许 ----|m0|------|x1|------(rest m0)--(set m1) 把抢答允许复位,并输出显示1. ----|m0|------|x2|------(rest m0)--(set m2)把抢答允许复位,并输出显示2. ....... ------|m1|-------(y1) ------|m2|--------(y2) .......

万州区15828977079: 抢答器设计 -
初和如意: 我就用欧姆龙编吧.给你参考参考 A组按钮:0000 B组按钮:0001 C组按钮:0002 开始按钮:0003 A组灯: 1000 B组灯: 1001 C组灯: 1002 指令表:LD 0003 OR 20000 AND NOT TIM000 OUT 20000 LD 20000 AND 0000 OR 1000 AND ...

万州区15828977079: PLC咋设计抢答器 -
初和如意: 每个抢答器按钮的常开触点接入相应的抢答电路作为信号输入,而其输出端口的常闭触点串接在所有别的抢答器电路中.这样当某个抢答器按纽先按下并有输出信号时,其他抢答器即使按下按钮,对应的电路也是断开的,无法接通输出,从而实现抢答的目的.

万州区15828977079: PLC抢答器梯形图设计一个4人抢答器,每名选手都有对应的按钮和灯(x1 - y1、x2 - y2、x3 - y3、x4 - y4),裁判按下按钮x5后有10秒的抢答机会,超过10秒后,... -
初和如意:[答案] 首先,梯子是基于一个自上而下,从左到右的顺序.垂直线两侧成为公共巴士.然后,使用在梯子“软继电器”.在梯形常见的“能量流”来分析PLC程序的工作.这个“能量流”是虚电流,方向“从左到右”.

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网