J- K/ D触发器怎么用啊?

作者&投稿:村彬 (若有异议请与网页底部的电邮联系)
~

查真值表,Preset为0,Clear为1时,Q为1,Preset为1,Clear为0时Q为0。Preset 和 Clear 皆为0 非法,Preset 和 Clear 皆为1 是常态。Q非当然是Q的相反值了。

Preset 和 Clear 是用来设置初始状态的,高电平不影响输出。两个都低不允许。Preset 低,Q就高。Clear 低,Q就低。设置完,两个都高,可以开始工作。

电路接通前,电容C1,C2上都没有电荷。电路接通电源后,且为夜晚时,光敏电阻RG呈大电阻状态,CD4013的3脚会接收到一个高电平,4脚和6脚的初始状态为低电平。根据CD4013的真值表可知,此时Q=D=0,/Q=1。

扩展资料:

注意事项:

1、触发器不接受参数,一个表最多可有12个触发器(触发器类型刚好是12种),并且同一时间,同一事件,同一类型的触发器只能有一个。

2、触发器最大为32KB,由于大小受到限制自然也不能使用long,blob这样的大变量,如果实在是有复杂的逻辑,要弄个很复杂的触发器,可以通过procedure或function实现一部分功能后调用。

3、因为触发器实际上可以看作触发语句的一部分,所以得遵循一些约束条件,比如不能有事务控制语句(commit,rollback,savepoint)。

4、触发器也可以评估数据修改前后的表状态,并根据其差异采取对策。

参考资料来源:百度百科-J-K触发器

参考资料来源:百度百科-D触发器




鄂州市19755391181: 如何用j - k触发器组成单脉冲发生器 -
冻芝小儿: J-K触发器的逻辑功能: JK触发器再有时钟脉冲作用时(CP=1)当J=0 K=0时状态保持不变当J= 0 K=1时次态为0态当J=1 K=0时次态为1态当J=1 K=1时次态与现态相反 D触发器(由与非门构成):当D=1时,Q=0;当D=0时,Q=1; D触发器的逻辑功能

鄂州市19755391181: 如何设定j - k触发器和D触发器的初始状态 -
冻芝小儿: 初始状态要看你的要求了.用74系列举例来说,7474双D触发器和7476双J-K触发器的初始状态设置方法是一样的.查真值表,Preset为0,Clear为1时,Q为1;Preset为1,Clear为0时Q为0;Preset 和 Clear 皆为0 非法;Preset 和 Clear 皆为1 是常态.Q非当然是Q的相反值了.这不好记.可以这样想:Preset 和 Clear 是用来设置初始状态的,高电平不影响输出.两个都低不允许.Preset 低,Q就高.Clear 低,Q就低.设置完,两个都高,可以开始工作.

鄂州市19755391181: 如何用D触发器和一些组合逻辑构造JK触发器 -
冻芝小儿: 这个能转化吗, D触发器有一个输入端,一个脉冲端 而Jk触发器有两个输入端,即J 和K ,一个脉冲端 所以就要在D端输入做手脚了. 让D的输入端等于Jk触发器的表达式..所以需要通过外加与非门,就可以等到你所求的了

鄂州市19755391181: JK触发器和D触发器 -
冻芝小儿: 触发器是具有记忆功能的二进制存储器件,是各种时序逻辑电路的基本器件之一.其结构有同步、主从、维持阻塞等三种电路.触发器按功能可分为RS触发器,JK触发器,D触发器和T触发器等;按电路的触发方式可分为主—从触发器和边沿触...

鄂州市19755391181: jk计数器和d计数器区别 -
冻芝小儿: JK触发器是将J、K端都接1,实现反相.D触发器是直接将~Q端接到本触发器的D端,直接实现反相.原理相同,接法不同.

鄂州市19755391181: 最实用的触发器是什么触发器? -
冻芝小儿: 最实用的触发器当属JK触发器了,因为JK触发器可以方便的转换为D触发器和T触发器.1. 当J=D,K=!D,JK触发器与D触发器逻辑功能相同,因此把J与K反向输入就相当于D触发器.2. 当J=K=T,JK触发器与T触发器逻辑功能相同,因此把J、K并在一起就相当于T触发器.

鄂州市19755391181: jk触发器和d触发器共同之处 -
冻芝小儿: D触发器和JK触发器的逻辑功能: JK触发器再有时钟脉冲作用时(CP=1) 当J=0 K=0时状态保持不变 当J= 0 K=1时次态为0态 当J=1 K=0时次态为1态 当J=1 K=1时次态与现态相反 D触发器(由与非门构成):当D=1时,Q=0;当D=0时...

鄂州市19755391181: jk触发器 -
冻芝小儿: 不光是J-K触发器,任何类型的触发器都是有CLR和SET端的,用来进行置入触发器状态的.有时钟的触发器有两种设置状态的方法,一种是置入,一种是打入.打入就是我们平常所熟悉的,输入端先准备好信号,然后CP脉冲一到,就可以根据输入端的信号来改变触发器的状态;另外一种就是置入,其初衷是为了避免触发器空翻而设计的,与CP脉冲无关,靠CLR和SET两个端子,使用基本电平式RS触发器的逻辑进行触发器状态的设置.具体设置方法如下:CLR SET 触发器状态 0 0 不变 0 1 置1 1 0 置0 1 1 无效

鄂州市19755391181: jk触发器怎么转换成d触发器和t触发器呢? -
冻芝小儿: D触发器构成JK触发器D=JQ(Q为反)+K(K为反)QD触发器构成T触发器D=TQ(Q为反)+T(T为反)Q转换方式如下:D触发器的状态方程是:Q*=D,JK触发器的状态方程是:Q*=J...

鄂州市19755391181: 如何用JK触发器构成D触发器 电路图 -
冻芝小儿: D触发器的状态方程是:Q*=D,JK触发器的状态方程是:Q*=JQ'+K'Q. D触发器有两种触发方式:电平触发和边缘触发.前者可以在CP(时钟脉冲)等于1时触发,后者主要在CP的前面触发(正跳0→1).D触发器的二次状态取决于D端触发...

本站内容来自于网友发表,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
相关事宜请发邮件给我们
© 星空见康网